亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 在 2812 開發板上外擴了一片256K * 16位SRAM
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲天堂免费在线观看视频| 韩国三级电影一区二区| 日韩一级在线观看| 欧美午夜电影一区| 亚洲色图.com| 日韩极品在线观看| 亚洲女厕所小便bbb| 欧美一区二区日韩一区二区| 在线观看欧美日本| 欧美丝袜自拍制服另类| 在线观看亚洲一区| 欧美精品丝袜中出| 日韩一级片网站| 久久久久久一二三区| 国产精品久久久久久久久晋中| 国产精品不卡在线观看| 亚洲免费在线播放| 久久精品国产**网站演员| 麻豆91精品视频| 国产精品资源网| 欧美日韩中文另类| 2023国产精品自拍| ●精品国产综合乱码久久久久| 一区二区国产视频| 久久黄色级2电影| av激情亚洲男人天堂| 欧美又粗又大又爽| 精品久久一区二区| 亚洲人成亚洲人成在线观看图片| 亚洲一区国产视频| 国产在线视频不卡二| 不卡一区二区三区四区| 欧美无乱码久久久免费午夜一区| 日韩一二三区视频| 国产精品成人免费在线| 美女www一区二区| 色偷偷久久人人79超碰人人澡 | 日韩av一二三| 国产精品一区二区在线看| 91热门视频在线观看| ...中文天堂在线一区| 日韩专区欧美专区| 99久久久国产精品| 精品国产免费久久| 亚洲综合激情小说| 国产成人精品免费网站| 欧美日韩成人在线一区| 亚洲图片欧美激情| 国产老妇另类xxxxx| 日韩一区二区三区在线观看| 最新不卡av在线| 国产成a人无v码亚洲福利| 欧美久久一二区| 亚洲欧美激情小说另类| 国产成人免费视频网站| 精品国精品国产| 秋霞影院一区二区| 欧美日韩mp4| 亚洲午夜免费电影| 91看片淫黄大片一级在线观看| 26uuu久久天堂性欧美| 日韩精品一区第一页| 欧美影视一区在线| 亚洲欧美精品午睡沙发| 色婷婷久久综合| 国产日韩欧美高清| 国产精品资源在线看| 精品美女在线播放| 久久国产精品区| 日韩午夜电影在线观看| 日韩精品电影一区亚洲| 欧美精品久久天天躁| 五月婷婷激情综合网| 欧美系列一区二区| 丝袜诱惑亚洲看片| 9191久久久久久久久久久| 视频在线观看一区二区三区| 91精品国产日韩91久久久久久| 亚洲一区二区三区四区五区中文| 色香色香欲天天天影视综合网| 亚洲视频免费观看| 日本韩国精品在线| 视频一区在线视频| 日韩欧美国产wwwww| 国产美女一区二区三区| 日本一区二区三区高清不卡| 懂色av一区二区夜夜嗨| 一区二区中文视频| 欧美调教femdomvk| 日本欧美加勒比视频| 国产亚洲va综合人人澡精品| 成人av电影免费在线播放| 亚洲欧美国产高清| 宅男在线国产精品| 精品中文av资源站在线观看| 国产精品天美传媒| 欧美吻胸吃奶大尺度电影| 久久99精品久久久久婷婷| 日本一区二区视频在线| 日本韩国一区二区三区| 久久国产尿小便嘘嘘| 国产精品色哟哟| 欧美日韩精品一区二区| 国精产品一区一区三区mba桃花| 国产精品免费人成网站| 在线91免费看| 99久久综合狠狠综合久久| 日韩影视精彩在线| 国产精品污网站| 777奇米四色成人影色区| 国产成人亚洲综合色影视| 亚洲综合在线观看视频| 欧美精品一区视频| 欧美做爰猛烈大尺度电影无法无天| 人人狠狠综合久久亚洲| 亚洲婷婷在线视频| 精品久久久久久无| 在线看不卡av| 国产高清精品久久久久| 天堂蜜桃91精品| 一区精品在线播放| 久久综合久久综合九色| 欧美色图激情小说| 99久久国产免费看| 国产成人h网站| 麻豆精品视频在线观看免费| 一区二区三区在线视频观看| 国产视频一区二区在线观看| 在线播放日韩导航| 日本丶国产丶欧美色综合| 国产精一品亚洲二区在线视频| 艳妇臀荡乳欲伦亚洲一区| 欧美激情一区在线| 精品国产成人系列| 91精品国产91久久久久久最新毛片 | 亚洲免费av网站| 国产三级精品三级在线专区| 日韩欧美一级二级| 日韩欧美一二三四区| 欧美疯狂做受xxxx富婆| 91久久久免费一区二区| 99久久99久久精品国产片果冻| 韩国成人精品a∨在线观看| 日韩电影在线看| 日韩制服丝袜先锋影音| 午夜欧美电影在线观看| 亚洲国产成人av网| 亚洲最新在线观看| 亚洲国产精品综合小说图片区| 亚洲人精品一区| 亚洲免费观看高清在线观看| 亚洲精品国产成人久久av盗摄 | 欧美一区二区三区视频免费 | 成人午夜视频福利| 国产成人日日夜夜| 粉嫩久久99精品久久久久久夜| 精品亚洲国内自在自线福利| 日韩avvvv在线播放| 免费观看在线综合色| 麻豆精品在线视频| 韩日欧美一区二区三区| 国产精品一线二线三线精华| 成人性生交大合| 日本高清免费不卡视频| 69av一区二区三区| 日韩午夜在线影院| 国产人伦精品一区二区| 亚洲欧美一区二区三区孕妇| 亚洲免费av在线| 日韩av在线发布| 成人一二三区视频| 欧美视频精品在线| 日韩视频免费观看高清完整版在线观看| 欧美一级专区免费大片| 久久久久久一级片| 亚洲国产视频a| 国内成+人亚洲+欧美+综合在线| 国产精品香蕉一区二区三区| 97久久精品人人澡人人爽| 91.com在线观看| 中文无字幕一区二区三区| 亚洲在线视频网站| 国内精品久久久久影院色| 99国产精品一区| 精品久久久影院| 亚洲六月丁香色婷婷综合久久 | 久久久亚洲欧洲日产国码αv| 亚洲国产精品激情在线观看| 一区二区欧美在线观看| 九九九精品视频| 91蜜桃在线观看| 精品久久久久久久久久久久久久久| 国产精品久久一卡二卡| 日韩电影在线观看网站| 91在线无精精品入口| 91麻豆精品国产自产在线观看一区 | 91精品在线观看入口| 亚洲欧洲在线观看av| 青青草国产精品亚洲专区无| 色老综合老女人久久久|