亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? DSP 5402 聲音壓縮 Demo板測試程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*****************************************************************/
/* Copyright (c) Texas Instruments, Incorporated  2000           */    
/*****************************************************************/
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲大片在线观看| 丝袜亚洲另类欧美| 中文字幕欧美国产| 中文字幕乱码日本亚洲一区二区| 欧美mv日韩mv国产网站app| 日韩一区二区免费高清| 精品国内二区三区| 国产精品无人区| 亚洲美女区一区| 亚洲成人7777| 久久av资源网| 国产精品12区| 高清不卡一区二区| 色婷婷精品久久二区二区蜜臂av | 91精品福利在线一区二区三区| 欧美色精品天天在线观看视频| 欧美日韩一区三区| 精品成人一区二区三区四区| 欧美极品少妇xxxxⅹ高跟鞋| 亚洲欧洲性图库| 天天综合色天天| 国产揄拍国内精品对白| 99视频国产精品| 制服丝袜av成人在线看| 国产亚洲精品福利| 一片黄亚洲嫩模| 久久疯狂做爰流白浆xx| 成人av手机在线观看| 欧美日韩国产一区二区三区地区| 久久精品在这里| 亚洲一区二区黄色| 国产成人啪午夜精品网站男同| 91网站视频在线观看| 欧美一区二区三区的| 国产精品久久毛片| 美腿丝袜亚洲一区| 91国偷自产一区二区三区观看| 91麻豆精品国产91久久久久久| 亚洲国产经典视频| 奇米精品一区二区三区四区| 99re视频精品| 久久久av毛片精品| 水野朝阳av一区二区三区| 国产馆精品极品| 日韩一二三四区| 亚洲国产精品欧美一二99| 粉嫩久久99精品久久久久久夜| 精品视频色一区| 亚洲欧美偷拍三级| 国产精品1024久久| 欧美成人午夜电影| 日日夜夜精品视频免费| 在线免费亚洲电影| 中文字幕一区二区三区av| 国产在线精品视频| 91精品综合久久久久久| 亚洲国产三级在线| 91福利精品第一导航| 中文字幕在线一区免费| 国产激情一区二区三区| 日韩欧美成人一区二区| 视频一区欧美日韩| 欧美人与性动xxxx| 亚洲线精品一区二区三区| 94-欧美-setu| 亚洲女子a中天字幕| 成人午夜精品在线| 欧美激情资源网| 国产99精品在线观看| 久久精品免视看| 高清不卡在线观看av| 中文字幕不卡的av| 99麻豆久久久国产精品免费优播| 国产性天天综合网| 成人性生交大片| 国产精品久久久久久久午夜片| 国产成人8x视频一区二区| 中文av一区二区| a在线播放不卡| 一区二区三区欧美激情| 欧美性大战xxxxx久久久| 午夜欧美视频在线观看| 日韩一区二区视频| 国产精品一区二区男女羞羞无遮挡 | 三级影片在线观看欧美日韩一区二区| 91啪亚洲精品| 午夜精品福利一区二区三区蜜桃| 欧美精品自拍偷拍| 黄一区二区三区| 中文字幕视频一区| 精品视频1区2区| 九九九精品视频| 欧美经典一区二区| 欧美午夜一区二区| 免费国产亚洲视频| 欧美极品另类videosde| 91国偷自产一区二区使用方法| 五月天激情小说综合| www亚洲一区| 色香蕉成人二区免费| 丝袜脚交一区二区| 国产精品人妖ts系列视频| 欧美亚洲国产一区二区三区| 日韩电影免费在线看| 国产精品三级久久久久三级| 欧美性猛交xxxx黑人交| 国产成人丝袜美腿| 午夜不卡av在线| 国产精品久久久久影院老司| 欧美精选一区二区| caoporm超碰国产精品| 卡一卡二国产精品| 樱桃视频在线观看一区| 久久久精品2019中文字幕之3| 91成人免费在线视频| 岛国精品在线播放| 美女免费视频一区二区| 亚洲精品成人天堂一二三| 久久久蜜桃精品| 欧美肥妇毛茸茸| 色综合视频在线观看| 久久国产视频网| 亚洲aaa精品| 国产日韩视频一区二区三区| 日一区二区三区| 欧美96一区二区免费视频| 中文字幕欧美日韩一区| 日韩视频国产视频| 在线视频中文字幕一区二区| 成人小视频免费在线观看| 免费久久精品视频| 天天爽夜夜爽夜夜爽精品视频| 中文字幕一区二区三区在线不卡 | 三级在线观看一区二区| 伊人开心综合网| 18成人在线观看| 中文字幕在线不卡视频| 国产日韩影视精品| 久久尤物电影视频在线观看| 欧美精品久久一区| 欧美狂野另类xxxxoooo| 欧美久久高跟鞋激| 在线不卡一区二区| 制服丝袜亚洲色图| 欧美一区二区三区在线视频| 在线不卡免费av| 日韩欧美第一区| 日韩亚洲欧美在线观看| 日韩亚洲欧美在线| 精品国产免费视频| 久久九九影视网| 久久久综合视频| 国产精品三级av| 亚洲日本在线a| 亚洲国产精品一区二区www在线| 亚洲永久免费av| 亚洲成人一二三| 美女视频黄 久久| 国产精品77777竹菊影视小说| 国产精品一线二线三线精华| 成人性生交大片免费看中文网站| 成人免费视频免费观看| 日本乱码高清不卡字幕| 欧美疯狂做受xxxx富婆| 精品福利二区三区| 中文字幕巨乱亚洲| 亚洲午夜在线视频| 另类人妖一区二区av| 处破女av一区二区| 欧美调教femdomvk| 日韩免费视频一区| 国产精品动漫网站| 三级成人在线视频| 国产91在线|亚洲| 欧美日韩一区久久| 2欧美一区二区三区在线观看视频| 中文字幕av免费专区久久| 亚洲精品你懂的| 久久99国产精品免费网站| 成人av网址在线观看| 欧美一区二区视频观看视频| 国产精品全国免费观看高清| 亚洲v日本v欧美v久久精品| 久久成人精品无人区| 色哦色哦哦色天天综合| 久久亚洲私人国产精品va媚药| 亚洲色图欧洲色图| 免费日韩伦理电影| 一本到一区二区三区| 欧美电影免费观看高清完整版在线观看 | 在线视频你懂得一区| 日韩欧美国产麻豆| 亚洲精品乱码久久久久久| 国产一区欧美日韩| 欧美人牲a欧美精品| 中文字幕在线一区二区三区| 久久99久国产精品黄毛片色诱| 色成人在线视频| 欧美国产欧美综合| 欧美a级一区二区|