亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? DSP 5402 聲音壓縮 Demo板測試程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*****************************************************************/
/* Copyright (c) Texas Instruments, Incorporated  2000           */    
/*****************************************************************/
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美经典三级视频一区二区三区| 成人免费视频app| 色婷婷亚洲综合| 国产亚洲成aⅴ人片在线观看| 美脚の诱脚舐め脚责91 | 天天综合天天综合色| 成人av在线影院| 国产精品狼人久久影院观看方式| 国产成人亚洲综合a∨婷婷| 91.com在线观看| 天堂蜜桃91精品| 欧美日韩成人激情| 天堂成人国产精品一区| 欧美日韩黄色影视| 麻豆国产欧美一区二区三区| 日韩欧美成人激情| 精品在线免费视频| 亚洲精品在线观看网站| 韩国女主播成人在线观看| 欧美一区二区三区视频在线| 日本亚洲三级在线| 日韩欧美一区二区三区在线| 精品一区二区三区不卡| 日韩三级.com| 国内国产精品久久| 中文字幕欧美日本乱码一线二线| 成人a区在线观看| 亚洲综合久久av| 欧美丰满一区二区免费视频| 精品影视av免费| 国产亚洲欧美一级| 成人激情午夜影院| 一区二区视频在线看| 欧美午夜精品一区二区三区 | 欧美吻胸吃奶大尺度电影| 日韩国产欧美在线观看| 337p日本欧洲亚洲大胆色噜噜| 国产成人综合亚洲网站| 亚洲女同女同女同女同女同69| 欧美三级午夜理伦三级中视频| 韩国女主播成人在线观看| 亚洲综合色自拍一区| 欧美一二三四区在线| 国产在线麻豆精品观看| 亚洲猫色日本管| 久久久午夜电影| 欧美视频中文字幕| 狠狠色狠狠色综合日日91app| 综合激情成人伊人| 欧美丰满少妇xxxxx高潮对白 | 亚洲一二三四区| 日韩精品一区二区三区在线观看| www.日韩在线| 日本不卡一区二区三区| 国产三级久久久| 色999日韩国产欧美一区二区| 国产二区国产一区在线观看| 亚洲午夜久久久久久久久电影网 | 一区二区三区在线观看视频| 精品国产精品网麻豆系列| 成人高清视频在线| 精品在线观看免费| 肉色丝袜一区二区| 五月天激情综合网| 亚洲大片一区二区三区| 亚洲精品伦理在线| 国产精品女同一区二区三区| 久久影院视频免费| 日韩精品一区二区三区在线观看| 欧美色爱综合网| 欧美怡红院视频| 日本国产一区二区| 在线视频国产一区| 一本大道久久a久久综合 | 欧美在线观看你懂的| a在线欧美一区| 成人午夜电影久久影院| 国产91精品一区二区麻豆网站| 久久国产尿小便嘘嘘尿| 裸体健美xxxx欧美裸体表演| 激情深爱一区二区| 激情五月婷婷综合网| 久久成人av少妇免费| 国内精品国产成人国产三级粉色| 精品写真视频在线观看| 欧美激情在线看| 日韩视频一区在线观看| 成人黄色电影在线| 麻豆国产91在线播放| 欧美国产日产图区| 精品少妇一区二区三区在线视频| 91精品啪在线观看国产60岁| 日韩码欧中文字| 亚洲欧洲无码一区二区三区| 欧美日韩一卡二卡| 久久久精品黄色| 国产精品久久久久7777按摩| 欧美一区二区久久久| 欧美美女一区二区三区| 久久久久久麻豆| 国产精品影视在线观看| 欧美羞羞免费网站| 日韩精品资源二区在线| 色综合久久天天| 国产大陆精品国产| 99久久精品久久久久久清纯| 三级欧美在线一区| 久久精品国产99国产精品| 99久久精品费精品国产一区二区| 国产精品一区二区免费不卡| av成人免费在线| 欧美欧美午夜aⅴ在线观看| 色综合中文字幕| 日韩美女久久久| 国产精品亚洲人在线观看| 欧美图区在线视频| 亚洲国产精品综合小说图片区| 国产精品91一区二区| 美女精品自拍一二三四| 免费看黄色91| 懂色av中文一区二区三区| 在线观看欧美日本| 精品美女在线播放| 亚洲乱码国产乱码精品精的特点| 免费看黄色91| 91网址在线看| 久久久噜噜噜久久中文字幕色伊伊| 成人免费在线播放视频| 日精品一区二区三区| 成人黄色av电影| 日韩精品成人一区二区三区 | 国产精品一线二线三线| 国产69精品久久99不卡| 欧美巨大另类极品videosbest| 欧美精品v国产精品v日韩精品| 日韩一区二区三| 欧美国产日韩亚洲一区| 视频一区视频二区在线观看| 国产伦精品一区二区三区在线观看| 色综合色狠狠综合色| 久久精品国产秦先生| 首页国产丝袜综合| 国产精品美女视频| 97成人超碰视| 亚洲一级二级三级在线免费观看| 亚洲国产欧美在线| 国产一区不卡在线| 91 com成人网| 亚洲国产精品久久久久婷婷884| 国产成人精品亚洲午夜麻豆| 欧美久久久影院| 一级中文字幕一区二区| gogogo免费视频观看亚洲一| 国产清纯白嫩初高生在线观看91| 日韩黄色免费网站| 欧美日韩大陆在线| 一区二区高清在线| 欧洲色大大久久| 亚洲激情欧美激情| 床上的激情91.| 欧美激情在线看| 成人精品一区二区三区四区 | 国产成人av电影在线观看| 日韩精品在线一区二区| 久久久久久久久99精品| 成人福利视频在线看| 亚洲日本一区二区| 国产精品久久久久久久第一福利| 国产亚洲欧美激情| 日韩和欧美一区二区三区| 自拍偷自拍亚洲精品播放| 一区二区视频在线看| 爽好久久久欧美精品| 国产大片一区二区| 在线精品视频免费观看| 精品久久人人做人人爰| 欧美精彩视频一区二区三区| 亚洲精品老司机| 中文字幕乱码亚洲精品一区| 一区二区三区不卡视频| 精品影视av免费| 欧美性受xxxx黑人xyx| 国产视频一区二区在线| 亚洲综合999| 91在线视频免费91| 中文字幕国产一区| 日韩av中文字幕一区二区| 午夜精品久久久久久久久| 性欧美疯狂xxxxbbbb| 日本不卡一区二区三区高清视频| 看片的网站亚洲| 色噜噜狠狠成人网p站| 日韩精品自拍偷拍| 欧美精品视频www在线观看 | 亚洲视频一区二区免费在线观看| 精品日韩欧美在线| 欧美一区二区播放| 欧美日韩精品久久久| 日韩欧美一级二级三级久久久| 欧美一区二区视频观看视频|