亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? pwm的Ev調試
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜臀av在线播放一区二区三区| 狠狠色狠狠色综合系列| 日本成人在线电影网| 国产成人免费视频网站| 51精品秘密在线观看| 亚洲欧洲日韩一区二区三区| 另类小说视频一区二区| 在线观看视频91| 国产欧美1区2区3区| 日本不卡一区二区三区 | 欧美a级一区二区| 成人精品鲁一区一区二区| 日韩一区二区电影| 亚洲与欧洲av电影| 99视频精品在线| 国产日韩欧美精品电影三级在线| 日韩不卡一区二区三区| 欧美最猛性xxxxx直播| 日本一区二区三区电影| 美女被吸乳得到大胸91| 538在线一区二区精品国产| 亚洲综合自拍偷拍| 色999日韩国产欧美一区二区| 国产人成一区二区三区影院| 国产一区二区福利视频| 欧美电视剧在线观看完整版| 日韩黄色片在线观看| 欧美日韩在线直播| 亚洲国产精品一区二区尤物区| 91在线免费看| 亚洲精品老司机| 色综合亚洲欧洲| 亚洲人成小说网站色在线| 91色九色蝌蚪| 亚洲美腿欧美偷拍| 在线一区二区三区四区五区| 亚洲精品写真福利| 欧美伊人久久久久久久久影院| 亚洲女人****多毛耸耸8| 91网站视频在线观看| 亚洲激情校园春色| 欧美日韩你懂得| 日本在线不卡视频| 欧美一区二区三区视频免费播放| 天堂久久一区二区三区| 日韩欧美aaaaaa| 国产剧情av麻豆香蕉精品| 国产欧美日韩精品a在线观看| 粉嫩久久99精品久久久久久夜| 欧美韩日一区二区三区四区| 99re在线精品| 天堂在线亚洲视频| 久久久精品影视| 波多野结衣一区二区三区| 亚洲黄色免费电影| 欧美日韩国产色站一区二区三区| 天堂成人国产精品一区| 久久精品在这里| 一本到不卡免费一区二区| 亚洲福利国产精品| 久久午夜色播影院免费高清| 色哟哟一区二区三区| 免费日韩伦理电影| 中文字幕第一区综合| 欧美在线看片a免费观看| 日韩av电影免费观看高清完整版| 久久久蜜桃精品| 一本色道久久综合狠狠躁的推荐| 日本人妖一区二区| 日韩理论片中文av| 日韩视频一区二区| 日本高清成人免费播放| 国产九色sp调教91| 亚洲成人tv网| 中文字幕一区免费在线观看| 日韩一区二区三区精品视频 | 久久美女高清视频 | av亚洲精华国产精华| 天堂蜜桃91精品| 国产精品久久久久久福利一牛影视| 欧美性猛交xxxx黑人交| 国产.欧美.日韩| 日产精品久久久久久久性色| 亚洲欧洲www| 日韩三级视频在线看| 日本精品一区二区三区高清 | 正在播放亚洲一区| 色婷婷激情综合| 国产在线一区二区| 午夜精品久久久久影视| 国产精品福利av| 亚洲精品一线二线三线| 欧美日韩亚洲不卡| 欧美午夜电影一区| av一二三不卡影片| 国产精品18久久久| 狠狠色丁香婷婷综合| 婷婷亚洲久悠悠色悠在线播放| 中文字幕一区二区三区在线不卡| 久久久777精品电影网影网| 日韩亚洲国产中文字幕欧美| 欧美日韩亚洲另类| 欧洲人成人精品| 色婷婷精品大在线视频| 91亚洲精品久久久蜜桃| 波多野结衣中文字幕一区二区三区| 久久超级碰视频| 美国十次综合导航| 老司机精品视频导航| 麻豆一区二区三| 免费成人av在线| 视频一区视频二区中文| 亚洲国产精品久久艾草纯爱| 一区二区三区在线视频免费| 亚洲欧美另类久久久精品| 中文字幕视频一区| 1000精品久久久久久久久| 亚洲男人的天堂在线观看| 亚洲欧美激情一区二区| 亚洲午夜在线电影| 日韩国产高清影视| 另类小说综合欧美亚洲| 国产美女精品在线| 国产91在线看| 91视频免费看| 欧美视频完全免费看| 69堂精品视频| 久久这里只有精品6| 欧美激情资源网| 亚洲美女一区二区三区| 亚洲欧美视频在线观看视频| 亚洲国产中文字幕| 老鸭窝一区二区久久精品| 国产酒店精品激情| 色偷偷一区二区三区| 欧美午夜精品久久久久久超碰 | 久久婷婷色综合| 国产精品护士白丝一区av| 一区二区成人在线视频| 午夜精品久久久久久久久久久| 老色鬼精品视频在线观看播放| 风间由美一区二区av101| 色天使色偷偷av一区二区| 欧美精品久久久久久久多人混战 | 日韩国产欧美视频| 国产麻豆精品在线| 91麻豆精品在线观看| 在线播放欧美女士性生活| 欧美精品一区二区久久婷婷| 国产精品国产精品国产专区不片| 亚洲免费毛片网站| 免费人成精品欧美精品| 99热这里都是精品| 欧美成人官网二区| 日韩1区2区日韩1区2区| 国产98色在线|日韩| 欧美高清视频在线高清观看mv色露露十八 | 国产蜜臀av在线一区二区三区| 一区二区在线观看视频| 极品少妇xxxx精品少妇偷拍| 91成人在线观看喷潮| 国产欧美一二三区| 男男gaygay亚洲| 91美女精品福利| 国产偷国产偷精品高清尤物| 亚洲国产一区二区三区| 国产成人啪午夜精品网站男同| 91精品国产麻豆国产自产在线 | 日韩av不卡在线观看| av一区二区不卡| 久久婷婷成人综合色| 午夜视频一区在线观看| 91视视频在线观看入口直接观看www| 91精品蜜臀在线一区尤物| 日韩毛片一二三区| 国产成人h网站| 精品国产精品一区二区夜夜嗨| 一区二区三区免费在线观看| 丁香啪啪综合成人亚洲小说 | 一区二区三区欧美亚洲| 成人午夜碰碰视频| 精品国产精品网麻豆系列| 日本亚洲电影天堂| 在线观看91精品国产麻豆| 亚洲精品成人天堂一二三| 91在线视频播放地址| 国产精品卡一卡二| 成人福利电影精品一区二区在线观看| 精品国产一区二区精华| 日本美女一区二区| 91精品国产麻豆| 无码av中文一区二区三区桃花岛| 在线中文字幕一区| 亚洲一区二区三区视频在线| 欧洲av在线精品| 亚洲综合在线电影| 在线观看免费亚洲| 亚洲影院久久精品| 欧美日韩亚洲综合一区| 五月婷婷另类国产|