亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? pwm的Ev調試
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品视频1区2区3区| 不卡一区中文字幕| 一区二区高清视频在线观看| 国产精品免费人成网站| 亚洲国产精品成人综合| 国产亚洲污的网站| 国产欧美视频一区二区三区| 国产精品久久久久久久久免费丝袜| 欧美sm美女调教| 欧美精品一区二区三区视频| 久久久久久久久久久久电影| 国产精品久久久久久久久免费相片| 国产精品萝li| 亚洲综合免费观看高清完整版在线| 亚洲免费观看高清完整版在线观看| 亚洲乱码国产乱码精品精的特点| 樱花影视一区二区| 五月天视频一区| 精品一区二区三区欧美| 成人美女在线视频| 欧美性猛交xxxx乱大交退制版| 91精品国产乱| 欧美国产亚洲另类动漫| 亚洲成人午夜电影| 午夜精品免费在线观看| 国产一区视频导航| 色婷婷一区二区三区四区| 欧美久久久久久蜜桃| 欧美精品一区二区三区蜜桃| 国产精品麻豆一区二区| 午夜精品久久久久久不卡8050| 激情综合色播五月| 色综合天天综合网国产成人综合天| 欧美美女bb生活片| 欧美国产日韩一二三区| 日日夜夜精品视频天天综合网| 国产麻豆视频一区二区| 在线这里只有精品| 久久久国际精品| 亚洲一区二区三区四区的| 精品国产伦一区二区三区观看方式| 精品美女在线播放| 一区二区三区中文免费| 国产成人欧美日韩在线电影| 欧美日韩国产另类一区| 中文一区在线播放 | 麻豆91精品91久久久的内涵| 大陆成人av片| 欧美乱熟臀69xxxxxx| 国产一区二区网址| 欧美日韩成人在线一区| 亚洲色图欧美激情| 懂色中文一区二区在线播放| 91精品久久久久久久久99蜜臂| 中文字幕日韩一区二区| 国产一区二区在线影院| 日韩一区二区免费高清| 天堂va蜜桃一区二区三区漫画版| 国产成人自拍网| 久久久久久亚洲综合| 精品动漫一区二区三区在线观看 | 国产精品网曝门| 欧美日本在线观看| 久久狠狠亚洲综合| 亚洲欧美日韩中文播放| 91在线porny国产在线看| 亚洲午夜激情网页| 精品久久人人做人人爽| 99re免费视频精品全部| 国产一区二区福利| 青青草国产成人99久久| 国产性色一区二区| 韩国精品主播一区二区在线观看 | 欧美大胆人体bbbb| 日日夜夜精品视频天天综合网| 在线亚洲欧美专区二区| 樱桃视频在线观看一区| 欧美性受极品xxxx喷水| 亚洲香蕉伊在人在线观| 欧美日韩精品一区二区在线播放| 欧美成人a视频| 国产精品综合在线视频| 欧美国产日本视频| 91免费国产视频网站| 亚洲精品你懂的| 在线电影一区二区三区| 麻豆精品在线视频| 久久久久青草大香线综合精品| 国产永久精品大片wwwapp| 久久精品免费在线观看| 成人av电影在线网| 亚洲国产中文字幕| 91精品一区二区三区在线观看| 丝袜美腿亚洲一区| 欧美精品一区二区三区久久久| 成人av资源站| 亚洲自拍都市欧美小说| 欧美变态口味重另类| 成人一区在线看| 亚洲高清中文字幕| 日韩一区二区影院| 国产一区三区三区| 中文字幕一区二区5566日韩| 欧美高清你懂得| 国产成人亚洲综合a∨婷婷| 樱花影视一区二区| 精品动漫一区二区三区在线观看| 99久久免费国产| 秋霞午夜av一区二区三区| 国产精品丝袜一区| 欧美肥妇毛茸茸| 成人免费视频网站在线观看| 亚洲第一狼人社区| 中文字幕国产一区二区| 91精品国产美女浴室洗澡无遮挡| 国产乱人伦偷精品视频免下载| 亚洲激情在线播放| 久久人人爽爽爽人久久久| 欧洲生活片亚洲生活在线观看| 久久99热国产| 一区二区三区国产精华| 国产色综合久久| 日韩三级免费观看| 色婷婷综合在线| 成人午夜又粗又硬又大| 老司机午夜精品| 一区二区三区中文在线| 中文字幕在线不卡视频| 久久综合久久综合亚洲| 在线电影欧美成精品| 91久久精品一区二区三| 丁香婷婷综合激情五月色| 日本不卡高清视频| 亚洲一区二区三区三| 最新中文字幕一区二区三区| 国产亚洲欧洲997久久综合| 欧美一级理论性理论a| 在线观看网站黄不卡| 9人人澡人人爽人人精品| 国产一区在线不卡| 黄一区二区三区| 老司机精品视频线观看86 | 欧美一区二区精美| 欧美三级午夜理伦三级中视频| 91农村精品一区二区在线| 成人免费电影视频| 风流少妇一区二区| 国产成人精品影视| 国产高清不卡一区| 国产成人精品免费视频网站| 国产一区二区三区免费观看| 狠狠v欧美v日韩v亚洲ⅴ| 麻豆国产精品一区二区三区| 麻豆一区二区三| 麻豆成人久久精品二区三区红 | 正在播放亚洲一区| 91精品欧美久久久久久动漫| 欧美日本精品一区二区三区| 欧美丰满高潮xxxx喷水动漫| 日韩一区二区高清| 亚洲精品一线二线三线无人区| 精品伦理精品一区| 国产日韩欧美不卡在线| 欧美激情在线看| 亚洲免费观看高清完整| 亚洲成a天堂v人片| 日韩精品亚洲专区| 久久99久国产精品黄毛片色诱| 国产在线精品免费av| 国产mv日韩mv欧美| 91免费观看视频在线| 欧美日韩国产综合视频在线观看| 91精品国产一区二区三区蜜臀 | 蜜臂av日日欢夜夜爽一区| 国产精品影音先锋| 99久久综合99久久综合网站| 色婷婷综合激情| 欧美一二三区在线| 欧美国产乱子伦| 亚洲摸摸操操av| 麻豆传媒一区二区三区| 99视频国产精品| 日韩西西人体444www| 国产精品久久久久久久久久久免费看| 一区二区三区精品| 国产在线精品一区在线观看麻豆| 成人app网站| 日韩视频在线你懂得| 亚洲视频在线一区| 免费观看成人鲁鲁鲁鲁鲁视频| 高清国产午夜精品久久久久久| 色呦呦国产精品| 精品久久国产字幕高潮| 一区二区三区在线视频观看58 | 日本不卡123| 成人黄色av电影| 日韩欧美中文字幕制服| 国产精品视频yy9299一区| 奇米影视一区二区三区| 91免费视频网址|