亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? SEED_TMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲一区在线观看免费| 亚洲成人福利片| 国产欧美日韩视频一区二区 | 亚洲福利电影网| 国内欧美视频一区二区| 欧洲一区在线电影| 精品成人一区二区| 亚洲国产日产av| www.日韩av| 久久婷婷久久一区二区三区| 亚洲高清视频在线| a4yy欧美一区二区三区| 日韩欧美视频一区| 亚洲福中文字幕伊人影院| 丁香婷婷综合网| 亚洲精品一线二线三线无人区| 亚洲自拍偷拍九九九| 东方欧美亚洲色图在线| 欧美va亚洲va香蕉在线| 日本女人一区二区三区| 一本大道久久a久久精品综合| 国产亚洲精品7777| 奇米色777欧美一区二区| 在线视频你懂得一区| 欧美高清在线一区二区| 国产在线视频不卡二| 日韩一区二区高清| 亚洲高清视频的网址| 欧美午夜精品一区| 亚洲美女淫视频| 一本一本大道香蕉久在线精品| 国产精品色眯眯| 成人一区二区视频| 国产精品私人影院| 国产成人综合在线播放| 久久久久久电影| 国产精品1024| 欧美精彩视频一区二区三区| 国产精品一区二区果冻传媒| 国产日韩精品久久久| 国产成人午夜精品影院观看视频 | 亚洲欧美激情小说另类| 91在线视频网址| 亚洲精品视频在线| 91美女福利视频| 亚洲男人的天堂在线观看| 94-欧美-setu| 亚洲综合男人的天堂| 欧美日韩精品免费观看视频| 免费人成精品欧美精品 | 欧美美女网站色| 日本欧美肥老太交大片| 久久理论电影网| 99这里只有精品| 亚洲一区在线视频| 日韩视频在线一区二区| 国产高清不卡一区| 亚洲欧美经典视频| 欧美大肚乱孕交hd孕妇| 国产露脸91国语对白| 国产精品另类一区| 欧美偷拍一区二区| 久国产精品韩国三级视频| 国产欧美一区二区在线| 在线观看一区二区精品视频| 另类中文字幕网| 国产香蕉久久精品综合网| 一本色道**综合亚洲精品蜜桃冫| 天天av天天翘天天综合网| 久久久国产精华| 91国偷自产一区二区三区观看| 日本在线播放一区二区三区| 国产精品卡一卡二卡三| 91精品婷婷国产综合久久 | 91官网在线观看| 免费国产亚洲视频| 亚洲色图另类专区| 精品欧美乱码久久久久久| 91麻豆免费在线观看| 日本欧美一区二区在线观看| 亚洲欧洲三级电影| 日韩免费高清av| 色天天综合久久久久综合片| 国产一区 二区| 天天综合日日夜夜精品| 亚洲伦理在线精品| 精品国产亚洲在线| 欧美日本在线播放| 99精品视频一区| 国产精品一区二区久久精品爱涩| 日韩精品一区第一页| 国产精品天美传媒沈樵| 久久久午夜精品理论片中文字幕| 欧美丰满嫩嫩电影| 色哟哟一区二区在线观看| 国产成人aaaa| 久久av资源网| 免费在线看成人av| 香蕉久久夜色精品国产使用方法 | 在线精品视频免费播放| 成人app网站| 国产成人免费在线视频| 精品在线视频一区| 日韩avvvv在线播放| 亚洲影院理伦片| 亚洲人123区| 亚洲欧洲在线观看av| 欧美韩国日本综合| 久久青草国产手机看片福利盒子| 欧美精品久久久久久久久老牛影院| 91国偷自产一区二区开放时间 | jlzzjlzz亚洲日本少妇| 国产综合色产在线精品| 免费高清成人在线| 亚洲成av人片一区二区梦乃| 亚洲国产日韩精品| 亚洲成人在线观看视频| 亚洲影视资源网| 午夜一区二区三区视频| 午夜精品久久久久久不卡8050| 一区二区三区四区五区视频在线观看 | 丁香另类激情小说| 国产成人自拍在线| 国产成人av一区二区三区在线观看| 国产精品一二三四| 国产精品一线二线三线| 国产丶欧美丶日本不卡视频| 99久久精品免费看国产| 在线亚洲免费视频| 欧美精品久久久久久久久老牛影院| 欧美年轻男男videosbes| 欧美妇女性影城| 日韩精品一区二区三区视频 | 日韩一区二区在线观看视频播放| 日韩一区二区在线观看| 久久久不卡网国产精品二区| 国产精品美女久久久久av爽李琼| 亚洲乱码精品一二三四区日韩在线| 亚洲午夜国产一区99re久久| 蜜臀av一级做a爰片久久| 国产一区二区主播在线| 成人精品电影在线观看| 欧美伊人久久久久久久久影院| 欧美精三区欧美精三区| 日韩欧美高清一区| 国产亚洲欧美色| 亚洲欧美国产毛片在线| 日韩电影在线观看网站| 国产精品一线二线三线| 欧洲生活片亚洲生活在线观看| 欧美一级片在线| 国产精品久久福利| 亚洲国产精品久久人人爱| 激情六月婷婷久久| 色爱区综合激月婷婷| 日韩一级高清毛片| 亚洲欧美日韩成人高清在线一区| 免费观看成人av| 91在线视频免费91| 精品福利一区二区三区| 亚洲精品日韩一| 国产在线视频精品一区| 欧美日韩一级视频| 日本一区二区三区dvd视频在线| 三级欧美在线一区| 不卡的看片网站| 日韩视频免费观看高清完整版在线观看 | 国产精品久线在线观看| 视频在线观看一区| 国产.精品.日韩.另类.中文.在线.播放 | 日韩精品在线一区二区| 亚洲三级久久久| 国产乱码精品一区二区三区av | 免费在线观看一区二区三区| 97成人超碰视| 国产三区在线成人av| 欧美a级理论片| 色婷婷精品大在线视频| 久久美女艺术照精彩视频福利播放| 天堂成人国产精品一区| 91丨porny丨国产| 国产女人18毛片水真多成人如厕| 日本特黄久久久高潮| 在线精品亚洲一区二区不卡| 国产精品久久久久久久第一福利 | 亚洲国产人成综合网站| 99国内精品久久| 中文字幕二三区不卡| 国产又粗又猛又爽又黄91精品| 欧美伦理影视网| 午夜天堂影视香蕉久久| 欧美三级中文字幕| 亚洲女人小视频在线观看| av男人天堂一区| 自拍偷自拍亚洲精品播放| 国产91丝袜在线播放| 久久婷婷色综合| 国产精品888| 国产网站一区二区| 国产 欧美在线|