亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? SEED_TMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲不卡一区二区三区| 精品成人一区二区| 亚洲一区精品在线| 欧美男生操女生| 麻豆传媒一区二区三区| 久久在线观看免费| 国产91对白在线观看九色| 中文字幕一区二区三区乱码在线 | 日韩精品视频网站| 欧美一级欧美一级在线播放| 免费不卡在线观看| 国产欧美日产一区| 日本韩国欧美在线| 蜜臀精品一区二区三区在线观看 | 色乱码一区二区三区88| 午夜电影一区二区三区| www国产成人| 97se狠狠狠综合亚洲狠狠| 一区二区三区日韩| 日韩精品一区二区三区在线播放| 国产在线日韩欧美| 亚洲精品国产一区二区三区四区在线| 欧美日韩不卡视频| 丁香婷婷深情五月亚洲| 夜色激情一区二区| 久久综合九色综合欧美亚洲| 99riav久久精品riav| 免费黄网站欧美| 中文字幕中文字幕一区| 欧美精品少妇一区二区三区| 国产激情一区二区三区四区| 亚洲国产综合91精品麻豆| 欧美大肚乱孕交hd孕妇| 色综合久久久久综合体桃花网| 午夜伦欧美伦电影理论片| 国产欧美日韩精品一区| 欧美日韩aaa| 91视频com| 激情亚洲综合在线| 亚洲国产一区二区三区| 中文字幕av一区二区三区免费看 | 99久久久国产精品免费蜜臀| 青青草一区二区三区| 亚洲精品国产一区二区精华液 | 日韩亚洲欧美一区二区三区| www.欧美日韩国产在线| 美腿丝袜亚洲一区| 亚洲国产精品自拍| 国产精品国产自产拍在线| 精品国产三级电影在线观看| 欧美三级欧美一级| 99精品偷自拍| 丰满少妇在线播放bd日韩电影| 日本中文字幕一区二区视频| 一区二区三区色| 中文字幕在线观看一区| 久久久久久久久久美女| 日韩欧美亚洲国产精品字幕久久久 | 欧美在线视频全部完| 波多野结衣91| 国产精品一区一区| 精品一区二区日韩| 免费观看日韩av| 天堂在线一区二区| 亚洲香肠在线观看| 亚洲国产你懂的| 亚洲一区二区三区四区在线观看 | 久久国产尿小便嘘嘘尿| 日本在线播放一区二区三区| 亚洲黄色小视频| 亚洲免费在线播放| 亚洲精品网站在线观看| 亚洲另类色综合网站| 国产精品电影一区二区| 中文字幕欧美一区| 最新国产の精品合集bt伙计| 国产精品美女久久久久久久网站| 久久久久免费观看| 国产亚洲欧美一级| 国产女同性恋一区二区| 国产日韩精品一区二区三区在线| 久久精品一区二区三区av| 国产亚洲婷婷免费| 中文字幕免费不卡| 亚洲人成网站精品片在线观看 | 7777女厕盗摄久久久| 欧美日韩电影一区| 欧美成人在线直播| 久久久精品国产免费观看同学| 国产精品欧美一区二区三区| 亚洲欧美日韩在线播放| 一区二区三区在线播放| 三级影片在线观看欧美日韩一区二区| 三级一区在线视频先锋| 极品美女销魂一区二区三区免费| 国产精品一品二品| av一区二区不卡| 欧美日韩精品是欧美日韩精品| 日韩欧美在线影院| 国产欧美日韩在线| 亚洲一二三区不卡| 蜜臀av性久久久久蜜臀aⅴ流畅 | 亚洲色图丝袜美腿| 日韩专区欧美专区| 国产精品一品二品| 在线这里只有精品| 精品国产一区二区三区av性色| 国产精品久久久久久久久图文区 | 国产精品1区2区3区| proumb性欧美在线观看| 欧美日韩精品高清| 久久久国产综合精品女国产盗摄| 亚洲精品免费播放| 激情综合五月天| 色琪琪一区二区三区亚洲区| 在线综合视频播放| 亚洲国产成人私人影院tom | 中文字幕视频一区二区三区久| 午夜精品久久久久久| 国产成人精品三级麻豆| 欧美嫩在线观看| 亚洲色图欧美偷拍| 激情综合一区二区三区| 欧美午夜精品一区| 亚洲国产高清不卡| 麻豆精品国产传媒mv男同| 色欧美88888久久久久久影院| 欧美成人女星排行榜| 亚洲黄色小说网站| 国产高清精品网站| 欧美日韩和欧美的一区二区| 欧美国产日韩在线观看| 蜜桃视频一区二区| 在线观看免费一区| 国产精品狼人久久影院观看方式| 美女一区二区在线观看| 欧美系列一区二区| 亚洲欧美福利一区二区| 福利一区福利二区| 欧美电视剧在线观看完整版| 中文字幕亚洲欧美在线不卡| 国产综合久久久久久鬼色| 欧美视频一区二区| 日韩一区在线免费观看| 国产精品 欧美精品| 欧美电视剧免费全集观看| 天天综合网 天天综合色| 一本一本久久a久久精品综合麻豆 一本一道波多野结衣一区二区 | 国产精品久久久久毛片软件| 极品瑜伽女神91| 日韩午夜在线观看| 日本亚洲三级在线| 欧美日韩的一区二区| 亚洲国产欧美日韩另类综合| 色八戒一区二区三区| 综合精品久久久| 99在线热播精品免费| 日本一区二区三区免费乱视频| 国产真实乱对白精彩久久| 日韩一区二区三区av| 偷窥国产亚洲免费视频| 欧美三级韩国三级日本三斤| 一区二区三区在线看| 色综合久久中文字幕综合网| 亚洲人吸女人奶水| 日本韩国欧美一区二区三区| 亚洲欧美日韩国产成人精品影院| 99国产精品视频免费观看| 国产精品欧美一级免费| jlzzjlzz亚洲日本少妇| 亚洲视频在线一区| 色猫猫国产区一区二在线视频| 一区二区三区自拍| 欧美放荡的少妇| 精品在线一区二区三区| 久久综合久久鬼色| 不卡视频免费播放| 亚洲美女视频在线| 欧美精品久久久久久久久老牛影院| 午夜不卡av在线| 日韩欧美在线网站| 国产精品一区二区x88av| 中文字幕亚洲一区二区av在线 | 另类综合日韩欧美亚洲| 精品国产露脸精彩对白| 韩国一区二区三区| 国产精品高潮久久久久无| 欧美在线小视频| 精品一区二区三区在线播放视频 | 亚洲bt欧美bt精品| 日韩欧美中文字幕制服| 国产一区二区三区综合| 中文一区二区完整视频在线观看 | 99国产精品视频免费观看| 伊人婷婷欧美激情| 欧美第一区第二区| 99免费精品视频| 奇米一区二区三区| 久久久久久**毛片大全| 在线观看区一区二|