亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? SEED_TMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区产品免费精品久久75| 国产另类ts人妖一区二区| 秋霞电影一区二区| 高清shemale亚洲人妖| 欧美成人vps| 亚洲综合在线免费观看| 国产成人8x视频一区二区| 欧美高清hd18日本| 亚洲人成人一区二区在线观看 | 国产成人免费av在线| 欧美日韩精品一区二区在线播放| 久久久久久久久免费| 日韩精品91亚洲二区在线观看| 99精品视频在线观看| 久久综合色8888| 另类调教123区| 欧美精品九九99久久| 亚洲另类在线制服丝袜| 99亚偷拍自图区亚洲| 国产欧美综合色| 国产精品综合在线视频| 精品国精品自拍自在线| 日本成人中文字幕在线视频| 欧美私人免费视频| 亚洲国产综合人成综合网站| 日本韩国精品一区二区在线观看| 成人免费在线视频| av不卡免费在线观看| 一区在线播放视频| 97久久超碰国产精品| 亚洲天堂2016| 色偷偷久久一区二区三区| 亚洲人123区| 在线视频欧美区| 天天操天天综合网| 91精品国产欧美日韩| 日本美女视频一区二区| 日韩视频在线一区二区| 国产在线日韩欧美| 国产亚洲一区二区三区| av电影在线不卡| 亚洲免费观看高清完整版在线观看| 91浏览器在线视频| 亚瑟在线精品视频| 欧美成人bangbros| 国产91色综合久久免费分享| 国产精品网站在线观看| 色综合一个色综合亚洲| 一区二区在线电影| 宅男在线国产精品| 国产高清亚洲一区| 亚洲影院理伦片| 欧美一区午夜精品| 国产成人精品亚洲日本在线桃色| 国产精品久久久久久久第一福利| 日本高清不卡在线观看| 日韩激情视频网站| 国产日韩精品久久久| 9色porny自拍视频一区二区| 一区二区三区丝袜| 日韩精品一区二区三区视频 | 精品久久久久久久久久久久久久久| 韩国精品一区二区| 亚洲精品国产精品乱码不99 | 久久成人18免费观看| 亚洲国产高清aⅴ视频| 欧美日韩一区二区在线观看| 国产在线视频一区二区| 亚洲六月丁香色婷婷综合久久| 91精品国产综合久久婷婷香蕉| 国产麻豆精品视频| 亚洲国产sm捆绑调教视频| 久久蜜臀精品av| 精品1区2区3区| 成人激情免费视频| 亚洲成a天堂v人片| 国产精品三级视频| 日韩欧美综合在线| 在线精品视频免费观看| 国产精品主播直播| 麻豆精品一区二区av白丝在线| 国产精品色一区二区三区| 欧美一个色资源| 色爱区综合激月婷婷| 国产激情一区二区三区| 日韩成人一级片| 亚洲电影第三页| 亚洲精品乱码久久久久久久久 | 亚洲精品国产高清久久伦理二区| 久久综合资源网| 51精品视频一区二区三区| 色域天天综合网| 成人av在线播放网站| 国产一区二区三区四区五区美女| 亚洲mv在线观看| 一个色妞综合视频在线观看| 亚洲国产精品ⅴa在线观看| 日韩欧美在线观看一区二区三区| 在线精品亚洲一区二区不卡| 9i在线看片成人免费| 国产成人超碰人人澡人人澡| 久久91精品久久久久久秒播| 日本不卡在线视频| 午夜精品福利一区二区蜜股av| 亚洲日本一区二区三区| 国产精品久久久久久久久免费丝袜 | 色综合久久天天| 9l国产精品久久久久麻豆| 高清在线成人网| 国产一区二区三区四| 激情综合一区二区三区| 久久精品国产免费看久久精品| 日韩中文字幕1| 日本美女一区二区| 九一久久久久久| 精品一区二区三区免费视频| 精品一区二区免费看| 国产真实乱子伦精品视频| 激情小说亚洲一区| 极品尤物av久久免费看| 国产一区二区三区久久久| 国产盗摄女厕一区二区三区| 成人丝袜视频网| 色av综合在线| 欧美一区二区日韩| 久久午夜国产精品| 中文字幕在线视频一区| 亚洲欧美日韩电影| 五月天视频一区| 韩国三级电影一区二区| 激情六月婷婷综合| 成人黄色小视频| 色吧成人激情小说| 欧美一区二区在线播放| 国产午夜亚洲精品理论片色戒| 国产精品久久毛片av大全日韩| 一区二区三区在线免费观看| 午夜久久久久久电影| 韩国一区二区视频| 一本色道a无线码一区v| 欧美男人的天堂一二区| 精品国精品国产| 亚洲特黄一级片| 麻豆一区二区99久久久久| 国产91精品一区二区| 在线观看视频一区二区| 精品国产乱码久久久久久图片 | 日韩欧美成人一区二区| 国产亚洲人成网站| 亚洲午夜一二三区视频| 国产一区二区三区在线观看免费| 色婷婷综合激情| 精品电影一区二区三区 | 99re在线视频这里只有精品| 欧美另类高清zo欧美| 国产欧美精品一区二区色综合朱莉| 亚洲黄色小视频| 国产精品一区二区在线观看不卡| 欧美性淫爽ww久久久久无| 国产婷婷色一区二区三区四区 | 自拍av一区二区三区| 精品夜夜嗨av一区二区三区| eeuss影院一区二区三区| 欧美日韩国产大片| 最好看的中文字幕久久| 九九热在线视频观看这里只有精品| 99精品国产热久久91蜜凸| 日韩一级二级三级| 亚洲精品一卡二卡| 国产成a人亚洲| 欧美xingq一区二区| 日韩激情视频网站| 色悠悠久久综合| 中文字幕亚洲一区二区av在线| 精品在线视频一区| 欧美军同video69gay| 亚洲色图在线看| 成人av网站在线| 中文字幕精品一区二区精品绿巨人| 日本美女一区二区三区视频| 欧美性感一区二区三区| 中文字幕亚洲综合久久菠萝蜜| 国产中文一区二区三区| 欧美成人精精品一区二区频| 天天av天天翘天天综合网| 色美美综合视频| 亚洲码国产岛国毛片在线| 99久久夜色精品国产网站| 国产精品久久久久久久岛一牛影视| 国产精品一区二区三区乱码| 精品国产一区二区三区久久久蜜月| 亚洲va欧美va人人爽| 欧美日韩国产精选| 日日摸夜夜添夜夜添国产精品| 欧美日韩1234| 麻豆91精品视频| 欧美成人一区二区三区在线观看 | 91麻豆精品国产91久久久更新时间 | 中文字幕一区二区三区四区 | 寂寞少妇一区二区三区|