亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? SEED_TMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久精品国产免费观看同学| 亚洲乱码国产乱码精品精98午夜 | 成人不卡免费av| 中文字幕高清不卡| 欧洲精品视频在线观看| 亚洲成人精品一区二区| 欧美大黄免费观看| 成人视屏免费看| 亚洲自拍偷拍欧美| 在线不卡a资源高清| 国产一区二区三区久久久| 亚洲女子a中天字幕| 久久综合色鬼综合色| 91农村精品一区二区在线| 亚洲成a人片在线观看中文| 色激情天天射综合网| 国产在线视视频有精品| 亚洲自拍偷拍麻豆| 国产精品久久久久影视| 2022国产精品视频| 欧美高清激情brazzers| jlzzjlzz欧美大全| 国产精品99久久不卡二区| 一区在线中文字幕| 国产日本欧洲亚洲| 精品欧美黑人一区二区三区| 777久久久精品| 欧美日韩一级大片网址| 欧美中文字幕一区二区三区| 色婷婷av一区二区三区之一色屋| 激情伊人五月天久久综合| 久久成人久久爱| 久久99精品一区二区三区| 美脚の诱脚舐め脚责91| 久久精品国产精品青草| 久久狠狠亚洲综合| 国产伦精品一区二区三区免费| 久久精品国产久精国产爱| 麻豆成人久久精品二区三区红 | 波波电影院一区二区三区| 欧美日韩国产另类不卡| 久久精品人人做人人爽97| 亚洲图片自拍偷拍| bt欧美亚洲午夜电影天堂| 欧美刺激脚交jootjob| 日韩欧美的一区| 久久久美女毛片| 午夜精品久久久久久久99樱桃| 成人激情免费电影网址| 欧美三级电影在线看| 久久先锋影音av| 亚洲成人tv网| 欧美综合天天夜夜久久| 国产精品每日更新| 亚洲一二三区在线观看| 成人网在线播放| 久久久影院官网| 国产suv精品一区二区883| 日韩欧美一区二区视频| 亚洲大型综合色站| 99久久久久久99| 中文字幕不卡一区| www.性欧美| 中文字幕一区不卡| 一本大道av伊人久久综合| 国产精品免费久久久久| 色婷婷久久久综合中文字幕| 有坂深雪av一区二区精品| 色悠悠久久综合| 一区二区三区资源| 国产综合一区二区| 国产性色一区二区| 91香蕉视频污在线| 日本欧美一区二区| 精品日韩在线观看| 成人综合日日夜夜| 亚洲精品久久7777| 欧美成人伊人久久综合网| 久久99精品久久久久婷婷| 久久久久久久综合色一本| 成人精品视频.| 久久99精品国产.久久久久 | 成人97人人超碰人人99| 亚洲另类在线视频| 久久久久久久久99精品| av不卡在线播放| 高清国产一区二区三区| 国产一区在线视频| 一区二区三区免费网站| 国产精品美女久久久久久久久久久| 91精品国产日韩91久久久久久| 91福利国产成人精品照片| av一区二区三区在线| 国产乱国产乱300精品| 国模一区二区三区白浆| 午夜精品一区二区三区免费视频 | 狠狠色丁香久久婷婷综合_中| 精品国产麻豆免费人成网站| 99v久久综合狠狠综合久久| 岛国一区二区三区| 国产综合色精品一区二区三区| 亚洲裸体xxx| 久久久久久夜精品精品免费| 日韩欧美一区在线观看| 欧美日韩精品一区二区| 欧美午夜片在线看| 欧美在线免费播放| 777午夜精品免费视频| 91久久精品一区二区三| 99久久久久久| 色视频一区二区| 欧美丝袜自拍制服另类| 在线视频国内自拍亚洲视频| 91麻豆精品国产综合久久久久久 | 国产黄色精品视频| 成人一区二区三区视频| 91视频精品在这里| 色婷婷久久综合| 精品国内二区三区| 中文字幕免费在线观看视频一区| 国产精品超碰97尤物18| 亚洲在线中文字幕| 亚洲综合色成人| 激情综合网激情| 国产精品白丝jk黑袜喷水| 成人激情动漫在线观看| 欧美日本在线播放| 久久亚洲春色中文字幕久久久| 欧美激情一区不卡| 日本成人超碰在线观看| 不卡视频免费播放| 欧美日韩视频一区二区| 欧美国产精品一区二区三区| 亚洲韩国精品一区| 成人福利视频网站| 欧美激情中文字幕一区二区| 婷婷丁香激情综合| 欧美综合天天夜夜久久| 日韩毛片在线免费观看| 日日嗨av一区二区三区四区| 色久综合一二码| 亚洲美腿欧美偷拍| heyzo一本久久综合| 亚洲乱码国产乱码精品精小说 | 国产精品一级片在线观看| 日韩欧美一区二区三区在线| 最新国产成人在线观看| 欧美日韩综合在线免费观看| 亚洲国产日韩综合久久精品| 青青草原综合久久大伊人精品| 美女网站一区二区| 亚洲欧美精品午睡沙发| 成人一级片在线观看| 亚洲自拍偷拍网站| 国产欧美日韩综合| 欧美群妇大交群中文字幕| 成人精品免费视频| 精品一区精品二区高清| 亚洲动漫第一页| 久久色.com| 欧美日韩国产电影| 麻豆国产精品777777在线| 2019国产精品| 色婷婷精品久久二区二区蜜臂av | 激情综合色播激情啊| 亚洲精品日产精品乱码不卡| 欧美一区二区三区系列电影| 国产成人av一区二区三区在线观看| 玉米视频成人免费看| 国产精品污网站| 91麻豆精品国产91久久久使用方法 | 欧美国产成人精品| 日韩欧美一级精品久久| 欧美色图免费看| 黄色日韩三级电影| 亚洲成av人片在线观看| 最新中文字幕一区二区三区| 精品欧美乱码久久久久久1区2区| 成人综合婷婷国产精品久久免费| 天天av天天翘天天综合网色鬼国产 | 色94色欧美sute亚洲线路一ni| 午夜精品久久久久久久蜜桃app| 精品国产伦一区二区三区观看方式 | 色偷偷88欧美精品久久久| 狠狠狠色丁香婷婷综合激情 | 亚洲一区二区三区四区在线观看| 日韩一级二级三级| 91精品国产综合久久久蜜臀图片 | 另类小说综合欧美亚洲| 久久精品国产澳门| 国产毛片精品国产一区二区三区| 国产精品99久久久久久有的能看| 国产一区二区三区国产| 91在线视频免费91| 在线电影欧美成精品| 国产精品热久久久久夜色精品三区| 综合婷婷亚洲小说| 蜜桃精品视频在线| 在线一区二区三区四区五区| 精品久久久三级丝袜|