亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? SEED_TMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久国产精品99精品国产| 一区二区三区久久久| 91免费在线播放| 亚洲精品欧美专区| 欧美日韩国产经典色站一区二区三区| 亚洲一区视频在线| 日韩一二三四区| 成人综合婷婷国产精品久久| 亚洲天堂久久久久久久| 欧美亚洲精品一区| 狠狠色丁香久久婷婷综合_中| 国产区在线观看成人精品| 日本精品视频一区二区| 奇米精品一区二区三区在线观看 | 亚洲欧洲成人自拍| 欧美日本一道本| 国产91精品一区二区麻豆网站| 中文字幕中文字幕在线一区 | 精品一区二区三区蜜桃| 中文字幕一区视频| 日韩精品一区二区三区在线播放| 国产麻豆精品95视频| 亚洲国产va精品久久久不卡综合 | 亚洲天堂精品在线观看| 日韩美女视频在线| 在线免费观看视频一区| 国产在线视频不卡二| 亚洲高清免费在线| 国产精品高潮呻吟| 欧美精品一区二区高清在线观看| 99久久99久久精品免费看蜜桃| 久久成人18免费观看| 亚洲一区二区三区四区在线观看| 欧美激情一区二区| 精品国产不卡一区二区三区| 欧美日韩不卡一区| 色呦呦日韩精品| 99久久国产综合色|国产精品| 国产乱人伦偷精品视频免下载| 免费亚洲电影在线| 午夜欧美一区二区三区在线播放| 国产精品久线在线观看| 日本一二三不卡| 国产精品丝袜久久久久久app| 久久久噜噜噜久噜久久综合| 精品国产成人在线影院| 精品区一区二区| 精品国产亚洲在线| 337p粉嫩大胆噜噜噜噜噜91av| 久久综合精品国产一区二区三区| 欧美一级专区免费大片| 日韩一区二区在线播放| 欧美日韩高清在线| 日韩欧美国产wwwww| 精品国产91久久久久久久妲己 | 欧美岛国在线观看| 精品国产乱码久久久久久牛牛 | 亚洲成年人影院| 日本va欧美va瓶| 国产剧情一区在线| av中文一区二区三区| 色一情一伦一子一伦一区| 欧美性三三影院| 日韩欧美一区二区久久婷婷| 久久―日本道色综合久久| 国产精品天干天干在线综合| 日韩美女视频一区| 日韩黄色在线观看| 丁香激情综合国产| 精品成人在线观看| 91精品免费在线观看| 91视频免费观看| 国产精品99久久久久久久女警| 日本麻豆一区二区三区视频| 亚洲欧洲在线观看av| 99精品国产一区二区三区不卡| 国产精品99久久久| 椎名由奈av一区二区三区| 亚洲成av人片在线观看无码| 精品综合久久久久久8888| 懂色一区二区三区免费观看| 欧美日韩卡一卡二| 欧美韩国日本综合| 美国av一区二区| 成人小视频在线| 91成人在线精品| 精品国产髙清在线看国产毛片| 亚洲少妇屁股交4| 国产一区二三区好的| 99视频超级精品| 91精品国产91综合久久蜜臀| 亚洲同性gay激情无套| 国产一区二区在线影院| 欧美精品99久久久**| 日韩理论片网站| 国产精品18久久久久久久久久久久| 欧美四级电影网| 专区另类欧美日韩| 懂色av中文字幕一区二区三区 | 国产精品资源在线| 欧美肥妇free| 午夜精品福利久久久| 一本色道久久综合亚洲aⅴ蜜桃| www成人在线观看| 韩国av一区二区三区四区| 欧美三片在线视频观看 | 婷婷久久综合九色国产成人 | 久久久噜噜噜久久人人看| 精品中文字幕一区二区| 欧美电影精品一区二区 | 中文字幕精品在线不卡| 国模一区二区三区白浆| 久久香蕉国产线看观看99| 久久99精品国产麻豆不卡| 欧美tk丨vk视频| 国产一区久久久| 久久久91精品国产一区二区精品 | 丰满少妇久久久久久久| 国产精品超碰97尤物18| 91国在线观看| 视频一区免费在线观看| 日韩欧美一区在线| 久热成人在线视频| 国产精品女同互慰在线看| www.亚洲人| 日韩va亚洲va欧美va久久| 精品国产1区二区| 99久免费精品视频在线观看| 亚洲国产综合人成综合网站| 欧美精品粉嫩高潮一区二区| 国产一区二区三区四区在线观看| 国产欧美一区二区三区沐欲| 97久久精品人人做人人爽50路| 亚洲一二三四在线| 精品播放一区二区| 91视频在线观看免费| 日产精品久久久久久久性色| 久久久久久日产精品| 欧美在线|欧美| 国产精品资源网站| 亚洲国产视频一区| 亚洲国产成人自拍| 5858s免费视频成人| 99vv1com这只有精品| 久久99精品久久久久久 | 67194成人在线观看| 99久免费精品视频在线观看 | 亚洲同性gay激情无套| 日韩免费高清视频| 欧美日韩国产小视频在线观看| 黄色日韩三级电影| 亚洲国产wwwccc36天堂| 欧美国产日韩精品免费观看| 日韩亚洲欧美在线| 欧洲另类一二三四区| 国产成人免费高清| 激情国产一区二区 | 国产清纯在线一区二区www| 欧美一区二区在线视频| 色噜噜夜夜夜综合网| av成人免费在线观看| 国产成人av福利| 国产一区二区在线电影| 蜜桃精品在线观看| 亚洲一区精品在线| 亚洲靠逼com| 一区二区三区四区不卡视频| 中文av一区特黄| 国产精品久久久久影院色老大| 久久一夜天堂av一区二区三区 | 成人国产精品免费网站| 国产a精品视频| 成人禁用看黄a在线| 午夜视频在线观看一区二区三区| 日韩欧美一二区| 欧美精品久久一区二区三区| 欧美日韩美女一区二区| 欧美高清视频在线高清观看mv色露露十八 | 欧美一卡二卡三卡| 精品国产麻豆免费人成网站| 日韩欧美国产高清| 中文乱码免费一区二区| 亚洲欧洲精品一区二区三区| 亚洲欧美日本韩国| 日韩精品亚洲专区| 成人晚上爱看视频| 99久久国产免费看| 99久久伊人久久99| 成人a区在线观看| 色综合夜色一区| kk眼镜猥琐国模调教系列一区二区 | 欧美日韩久久一区| 91浏览器入口在线观看| 欧美在线不卡视频| 日韩免费观看2025年上映的电影| 国产女人18毛片水真多成人如厕 | 一本大道久久a久久精二百| 欧美精品在欧美一区二区少妇| 91精品国产免费| 中文字幕亚洲成人|