亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? SEED_TMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜臀av一区二区| 亚洲愉拍自拍另类高清精品| 欧美日韩三级在线| 色综合一区二区| 色噜噜久久综合| 欧美性生活一区| 欧美午夜电影网| 欧美特级限制片免费在线观看| 日本道精品一区二区三区| av不卡在线播放| 色婷婷精品久久二区二区蜜臀av| 91福利国产精品| 欧美日韩黄视频| 欧美一区二区成人| 久久一留热品黄| 国产精品午夜在线| 亚洲午夜日本在线观看| 日韩国产欧美在线播放| 精品一区二区三区在线观看国产| 精品一区二区三区的国产在线播放| 另类小说色综合网站| 国产69精品久久久久777| 风间由美一区二区av101| 91丨九色丨蝌蚪丨老版| 欧美高清视频一二三区| 精品捆绑美女sm三区| 国产精品每日更新| 五月天网站亚洲| 久久综合综合久久综合| 成人免费高清在线观看| 欧美日韩美女一区二区| 久久这里只有精品视频网| 亚洲婷婷国产精品电影人久久| 亚洲成人www| 成人污视频在线观看| 欧美日韩一区二区三区在线| 26uuu国产日韩综合| 一区二区三区日韩精品视频| 精品一区免费av| 欧美中文字幕亚洲一区二区va在线| 日韩一区二区三区免费看| 国产欧美日韩精品一区| 强制捆绑调教一区二区| 色综合久久久久综合体| 久久久不卡网国产精品二区| 亚洲制服欧美中文字幕中文字幕| 久久99精品久久久久久久久久久久| 成av人片一区二区| 26uuu亚洲综合色欧美| 一卡二卡欧美日韩| 成人免费三级在线| 日韩免费观看2025年上映的电影| 亚洲三级在线免费| 国产精一品亚洲二区在线视频| 在线影视一区二区三区| 国产精品色噜噜| 国产乱对白刺激视频不卡| 欧美日韩精品三区| 一区二区三区四区激情 | 欧美网站大全在线观看| 国产日产欧产精品推荐色| 蜜桃精品视频在线观看| 欧美日韩电影在线播放| 亚洲另类中文字| 91免费版在线看| 国产女人18水真多18精品一级做| 乱中年女人伦av一区二区| 欧美日韩国产欧美日美国产精品| 一区二区三区视频在线观看| 97se亚洲国产综合自在线| 亚洲国产成人一区二区三区| 久久精品国产一区二区三区免费看| 欧美色老头old∨ideo| 亚洲综合小说图片| 欧美视频中文一区二区三区在线观看| 1000精品久久久久久久久| 成人激情免费网站| 国产精品美女久久久久久久久久久 | 日本免费在线视频不卡一不卡二 | 蜜桃一区二区三区在线观看| 欧美视频日韩视频在线观看| 亚洲精品视频一区| 在线免费观看一区| 日韩1区2区日韩1区2区| 日韩欧美国产精品| 国产精品综合视频| 综合色天天鬼久久鬼色| 在线观看三级视频欧美| 视频一区免费在线观看| 欧美mv日韩mv国产网站app| 国产自产v一区二区三区c| 国产日韩欧美制服另类| 色综合天天综合网天天狠天天| 亚洲精品国产精品乱码不99| 欧美日韩黄色一区二区| 久久草av在线| 国产精品丝袜一区| 欧美日韩精品一区二区三区四区| 视频在线在亚洲| 国产欧美精品一区aⅴ影院| 91玉足脚交白嫩脚丫在线播放| 一区二区三区在线免费观看| 91精品在线麻豆| 国产suv精品一区二区6| 亚洲国产精品综合小说图片区| 精品少妇一区二区| 不卡大黄网站免费看| 日日夜夜精品视频天天综合网| 欧美成人一区二区三区片免费| aa级大片欧美| 久久狠狠亚洲综合| 最好看的中文字幕久久| 日韩一卡二卡三卡四卡| 成人黄色一级视频| 日本在线播放一区二区三区| 国产嫩草影院久久久久| 欧美日韩视频在线第一区| 国产不卡视频在线播放| 日韩成人免费在线| 自拍偷拍欧美激情| 久久精品综合网| 欧美久久久久中文字幕| av不卡免费在线观看| 久久99精品久久久久久国产越南| 亚洲精品成人精品456| 久久影视一区二区| 日韩视频123| 欧美日韩国产高清一区二区| 99久久精品国产导航| 国产一区二区三区久久久| 亚洲福利一二三区| 亚洲免费视频成人| 中文一区一区三区高中清不卡| 91精品一区二区三区在线观看| 欧美中文字幕久久| 91美女片黄在线观看| 国产精品一区二区免费不卡 | 国产精品女上位| 精品国产自在久精品国产| 欧美在线观看视频在线| 99国产精品久久久久久久久久久| 国产在线不卡一卡二卡三卡四卡| 亚洲国产sm捆绑调教视频| 亚洲三级免费电影| 亚洲欧美中日韩| 中文字幕一区二区三区视频| 久久精品夜夜夜夜久久| 26uuu精品一区二区三区四区在线| 538在线一区二区精品国产| 欧美日韩午夜在线视频| 99re这里只有精品6| 波多野结衣中文字幕一区| 岛国精品在线观看| 成人综合婷婷国产精品久久| 成人高清视频在线观看| 成人h动漫精品一区二区| 国产成人免费在线| 成人免费毛片app| 99久久99久久精品国产片果冻| 成人动漫av在线| 色综合一个色综合亚洲| 一本一本大道香蕉久在线精品 | 亚洲r级在线视频| 午夜影院久久久| 蜜桃精品在线观看| 国产一区二区毛片| 成人黄色免费短视频| 色综合久久66| 欧美日韩黄色影视| 26uuuu精品一区二区| 国产精品免费免费| 亚洲一区影音先锋| 美女视频一区二区| 成人黄色大片在线观看| 欧美撒尿777hd撒尿| 日韩一区二区视频在线观看| 精品国产凹凸成av人网站| 国产精品全国免费观看高清| 亚洲综合激情网| 国产综合色视频| 色综合av在线| 久久日韩粉嫩一区二区三区| 日韩理论在线观看| 日本中文字幕不卡| eeuss鲁片一区二区三区在线看| 欧美在线一区二区三区| 久久中文娱乐网| 亚洲成人av资源| 成人免费毛片嘿嘿连载视频| 欧美日韩中文字幕一区| 久久久99精品免费观看不卡| 亚洲女厕所小便bbb| 久久精品99久久久| 欧美性感一区二区三区| 国产午夜精品一区二区三区四区| 夜夜嗨av一区二区三区中文字幕 | 欧美亚洲一区二区三区四区| 欧美刺激午夜性久久久久久久| 国产精品久久久久毛片软件| 秋霞av亚洲一区二区三|