亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? SEED_TMS320vc5402dsk是在TI的TMS320VC5402DSK板基礎上簡化開發出來的
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
激情深爱一区二区| 91小视频在线| 亚洲激情网站免费观看| 精品欧美一区二区三区精品久久| www.亚洲免费av| 久热成人在线视频| 午夜一区二区三区在线观看| 国产日韩欧美综合在线| 4438成人网| 色就色 综合激情| 国产a级毛片一区| 麻豆国产欧美日韩综合精品二区 | 日韩一区欧美一区| 2022国产精品视频| 91麻豆精品国产91| 欧美性受极品xxxx喷水| 成人动漫在线一区| 国产伦精一区二区三区| 蜜臀av性久久久久蜜臀aⅴ四虎 | 成人av在线一区二区三区| 奇米一区二区三区av| 亚洲午夜成aⅴ人片| 国产精品久久久久久久久快鸭| 欧美电影免费观看高清完整版| 欧美日韩国产精选| 一本大道av一区二区在线播放| 北条麻妃国产九九精品视频| 国产不卡一区视频| 国产麻豆一精品一av一免费| 久久电影网电视剧免费观看| 日本中文字幕不卡| 蜜臀91精品一区二区三区| 肉肉av福利一精品导航| 亚洲成av人在线观看| 一区二区三区精品在线| 尤物在线观看一区| 亚洲高清一区二区三区| 国产麻豆9l精品三级站| 经典三级视频一区| 九九九久久久精品| 国产中文字幕一区| 国产精品1024久久| 北条麻妃国产九九精品视频| 91亚洲男人天堂| 色婷婷久久久亚洲一区二区三区| 色综合天天综合色综合av| 色88888久久久久久影院按摩| 色八戒一区二区三区| 欧美三区在线视频| 日韩一区二区三区四区五区六区| 日韩免费一区二区三区在线播放| 日韩美女天天操| 久久麻豆一区二区| 国产精品毛片久久久久久| 亚洲欧洲成人自拍| 亚洲大片一区二区三区| 男人的j进女人的j一区| 国产黄人亚洲片| 99久久婷婷国产精品综合| 在线观看91视频| 91精品国产高清一区二区三区 | 久久久久久久av麻豆果冻| 久久久久久黄色| 亚洲女爱视频在线| 日韩精品久久久久久| 国产乱子伦视频一区二区三区 | 天堂精品中文字幕在线| 久久成人综合网| 99视频一区二区| 欧美午夜理伦三级在线观看| 日韩精品专区在线影院重磅| 国产亚洲自拍一区| 亚洲一区二区精品视频| 蜜桃av一区二区在线观看| 不卡一区中文字幕| 欧美另类z0zxhd电影| 久久久久国产精品麻豆ai换脸| 亚洲色图另类专区| 久久se精品一区二区| 91捆绑美女网站| 亚洲综合一二区| 国产一区二区免费在线| 欧美亚洲日本一区| 久久久精品人体av艺术| 午夜视频一区二区| 99九九99九九九视频精品| 欧美久久久久免费| 欧美国产精品劲爆| 日韩二区三区四区| 成人av网站在线观看免费| 5858s免费视频成人| 中文字幕中文字幕中文字幕亚洲无线| 午夜电影一区二区| 99精品视频在线观看| 精品国产精品一区二区夜夜嗨| 亚洲男帅同性gay1069| 国产精品88888| 6080yy午夜一二三区久久| 亚洲人亚洲人成电影网站色| 精品一区二区三区在线播放视频| 色综合色综合色综合色综合色综合| 欧美不卡一区二区| 亚洲成av人片在线| 一本一本久久a久久精品综合麻豆| 久久综合狠狠综合久久激情| 日韩精品国产精品| 91精品福利在线| 中文字幕一区二区在线播放| 国内偷窥港台综合视频在线播放| 欧美疯狂做受xxxx富婆| 亚洲免费av在线| 成人黄色av电影| 国产婷婷色一区二区三区四区 | 综合分类小说区另类春色亚洲小说欧美| 欧美aaa在线| 91麻豆精品国产91久久久久| 一级中文字幕一区二区| 99re这里只有精品6| 国产精品久久三| 风间由美一区二区三区在线观看| 精品久久久久久久人人人人传媒 | 日韩欧美一级在线播放| 五月婷婷久久综合| 欧美视频一区二区三区| 亚洲精品国产品国语在线app| 99久久婷婷国产综合精品| 国产精品视频yy9299一区| 91精品婷婷国产综合久久竹菊| 亚洲影视在线播放| 色综合婷婷久久| 亚洲品质自拍视频| 91偷拍与自偷拍精品| 国产精品久久久久影视| 99久久精品国产一区| 亚洲靠逼com| 色婷婷国产精品久久包臀| 亚洲美女视频在线观看| 在线看国产一区二区| 亚洲高清中文字幕| 欧美一二三四区在线| 美腿丝袜一区二区三区| 精品国产91乱码一区二区三区 | 欧美成人一级视频| 韩国v欧美v亚洲v日本v| 国产亚洲欧美日韩日本| 成人精品电影在线观看| 亚洲男人的天堂在线观看| 在线观看网站黄不卡| 日本午夜一本久久久综合| 欧美电影免费观看高清完整版在线| 国产真实乱偷精品视频免| 国产午夜亚洲精品理论片色戒| 成人免费黄色大片| 最新国产精品久久精品| 欧美在线高清视频| 免费观看成人av| 中文字幕高清不卡| 色女孩综合影院| 日韩av中文在线观看| 久久久www成人免费毛片麻豆| 高清国产一区二区三区| 亚洲综合一区二区| 欧美成人一区二区三区在线观看| 国产不卡视频一区二区三区| 亚洲精品免费一二三区| 欧美一区二区三区日韩| 国产成人在线色| 亚洲一卡二卡三卡四卡五卡| 欧美变态tickle挠乳网站| 国产成人精品免费网站| 亚洲福利视频三区| 久久综合色婷婷| 日本精品视频一区二区三区| 日韩高清不卡在线| 国产精品美女久久福利网站| 欧美日韩精品三区| 国产福利91精品| 亚洲国产精品久久艾草纯爱| 久久综合中文字幕| 欧美三级电影一区| 国产精品伊人色| 日韩在线一二三区| 亚洲欧洲精品一区二区三区| 91精品国产综合久久精品性色| 国产精品亚洲а∨天堂免在线| 亚洲一区二区三区三| 久久九九全国免费| 欧美日韩国产系列| 成人免费观看视频| 久久成人综合网| 亚洲国产一二三| 国产精品视频第一区| 日韩欧美电影一区| 欧美色图激情小说| 99久久夜色精品国产网站| 久久99国内精品| 91免费观看视频| 国产乱码精品一品二品| 午夜久久久影院| 一区二区在线观看免费视频播放|