亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 本程序用于測(cè)試F2812的GPIO接口,用戶可以根據(jù)具體的需要進(jìn)行修改
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美性大战久久| 青椒成人免费视频| 亚洲激情图片一区| 午夜不卡av在线| 国产精品一区一区三区| 国产高清精品网站| 26uuu亚洲| 一区二区免费看| 国产成人综合亚洲91猫咪| 欧美性xxxxx极品少妇| 亚洲精品一区在线观看| 国产精品黄色在线观看| 美女诱惑一区二区| 色综合一区二区| 国产精品美女一区二区在线观看| 亚洲不卡av一区二区三区| 波多野结衣在线aⅴ中文字幕不卡| 欧美羞羞免费网站| 一区二区三区四区在线播放 | 欧美日韩mp4| 一区二区三区不卡视频在线观看| 麻豆精品蜜桃视频网站| 欧美日韩一区高清| 亚洲一区二区四区蜜桃| 91碰在线视频| 亚洲欧美国产高清| 欧美日韩成人综合天天影院| 亚洲精品视频观看| 色婷婷综合久色| 一区二区在线观看免费| 色国产精品一区在线观看| 亚洲一二三专区| 日韩三级精品电影久久久| 视频精品一区二区| 2020国产精品| 91黄色免费网站| 韩国女主播成人在线观看| 国产精品久久久久久一区二区三区| 成+人+亚洲+综合天堂| 亚洲自拍偷拍av| 国产亚洲精品中文字幕| 欧美日韩性生活| 国产一区二区在线影院| 亚洲精品一二三区| 精品久久久久香蕉网| av在线播放不卡| 蜜桃视频一区二区三区 | 91偷拍与自偷拍精品| 午夜国产不卡在线观看视频| 久久一二三国产| 日韩一区二区三区在线| 91小视频免费观看| 国产一区二区三区免费看| 樱花影视一区二区| 一区在线观看视频| 亚洲国产激情av| 日本一区二区三区国色天香 | 天堂影院一区二区| 亚洲成a人在线观看| 亚洲永久免费av| 亚洲一卡二卡三卡四卡五卡| 中文字幕一区二区三区在线观看| 日韩亚洲欧美一区二区三区| 欧美网站大全在线观看| 在线观看www91| 精品污污网站免费看| 欧美日韩的一区二区| 欧美日韩国产精选| 2欧美一区二区三区在线观看视频| 精品久久久久久久久久久久包黑料 | 青青草97国产精品免费观看无弹窗版| 一级特黄大欧美久久久| 亚洲成人av一区二区| 极品少妇一区二区| 成人精品国产福利| 欧美三级蜜桃2在线观看| 日韩久久久久久| 夜夜精品视频一区二区| 美女网站色91| 在线免费不卡电影| 欧美精品一区二区久久久| 欧美高清在线视频| 日韩二区在线观看| 本田岬高潮一区二区三区| 7777精品伊人久久久大香线蕉完整版 | 欧美日韩一区视频| 亚洲国产激情av| 看片网站欧美日韩| 欧洲一区二区三区免费视频| 精品久久久影院| 日本成人在线不卡视频| 欧美亚洲国产一区二区三区va| 久久精品一区四区| 精品午夜久久福利影院| 91精品国产综合久久久久| 一区二区三区四区国产精品| 国产91富婆露脸刺激对白| 久久久噜噜噜久噜久久综合| 日韩制服丝袜先锋影音| 精品视频123区在线观看| 亚洲欧洲在线观看av| 成人av小说网| 亚洲天天做日日做天天谢日日欢| 国产成人激情av| 中文字幕在线播放不卡一区| 粉嫩蜜臀av国产精品网站| 国产精品精品国产色婷婷| 91丝袜美腿高跟国产极品老师| 国产欧美精品一区aⅴ影院| av电影在线观看不卡| 亚洲午夜影视影院在线观看| 欧美日韩国产精品成人| 国产精品综合一区二区三区| 久久综合五月天婷婷伊人| 国产99久久久久久免费看农村| 中文欧美字幕免费| 精品视频一区二区不卡| 久久精品国产99国产| 亚洲日本一区二区| 欧美精品久久99| 成人免费高清在线观看| 久久国内精品视频| 亚洲午夜免费视频| 国产精品国产自产拍高清av | 欧美伊人久久久久久久久影院 | 精品国产自在久精品国产| 91麻豆蜜桃一区二区三区| 亚洲第一福利视频在线| 中文字幕亚洲视频| 91麻豆精品国产自产在线| 不卡电影免费在线播放一区| 一二三区精品视频| 国产精品入口麻豆九色| 欧美一卡2卡三卡4卡5免费| 欧美视频精品在线观看| 97精品国产97久久久久久久久久久久| 韩国av一区二区三区四区| 精品一区二区三区免费观看 | 国产精品成人免费精品自在线观看| 欧美日韩二区三区| 91精品欧美一区二区三区综合在 | 成人综合在线观看| 国内不卡的二区三区中文字幕| 石原莉奈一区二区三区在线观看| 亚洲影院免费观看| 亚洲gay无套男同| 欧美a一区二区| 国产成人av福利| 欧亚一区二区三区| 91麻豆精品国产自产在线观看一区| 欧美高清www午色夜在线视频| 91精品国产一区二区| 久久网站热最新地址| 亚洲欧洲av在线| 日韩中文字幕区一区有砖一区 | 国产成人丝袜美腿| 91亚洲精品久久久蜜桃| 欧美日韩另类一区| 精品国产制服丝袜高跟| 亚洲成人精品影院| 欧美aaaaa成人免费观看视频| 国产一区二区三区精品视频| 91美女福利视频| 久久综合久久久久88| 亚洲色图一区二区三区| 午夜av区久久| 91久久精品一区二区三| 久久久久国产精品麻豆| 日日夜夜一区二区| 91麻豆成人久久精品二区三区| 欧美一区二区视频在线观看2020 | 国产亚洲一区二区在线观看| 日韩成人一级大片| 欧美私模裸体表演在线观看| 国产精品国产三级国产专播品爱网 | 97精品视频在线观看自产线路二| 欧美成人三级在线| 日本aⅴ免费视频一区二区三区| 91黄色免费版| 午夜精品免费在线| 欧美军同video69gay| 调教+趴+乳夹+国产+精品| 欧美色图在线观看| 亚洲va韩国va欧美va| 欧美日韩第一区日日骚| 另类小说一区二区三区| 国产日韩欧美高清在线| 成人午夜av电影| 亚洲欧美日韩在线| 欧美日韩不卡一区二区| 久久精品国产色蜜蜜麻豆| 国产日韩欧美精品电影三级在线| 成人蜜臀av电影| 日韩一区欧美二区| 久久久精品免费网站| 成人激情小说网站| 五月婷婷久久丁香| 国产精品欧美久久久久一区二区| 一本一道久久a久久精品综合蜜臀| 亚洲午夜一区二区三区|