亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? 深圳英蓓特公司LPC23XX開發板配套光盤示例程序。
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2007 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

ISR_Stack_Size  EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3

Stack_Mem       SPACE   USR_Stack_Size
__initial_sp    SPACE   ISR_Stack_Size

Stack_Top


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
__heap_base
Heap_Mem        SPACE   Heap_Size
__heap_limit


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Select Reg Offset
SCS_OFS         EQU     0x1A0           ; System Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Peripheral Clock Select Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Peripheral Clock Select Reg 1 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SCS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.16..17>  PCLK_UART2: Peripheral Clock Selection for UART2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕一区在线观看视频| 久久激情五月激情| 国产精品欧美精品| 久久久影视传媒| 久久免费视频色| 久久免费美女视频| 日本一二三不卡| 国产精品传媒视频| 亚洲视频小说图片| 亚洲永久免费视频| 亚洲午夜电影网| 日韩不卡手机在线v区| 美脚の诱脚舐め脚责91| 精品一区二区在线看| 激情深爱一区二区| 国产传媒久久文化传媒| 成人一级黄色片| 91网站最新网址| 欧美三级视频在线| 91精品免费观看| 久久久精品中文字幕麻豆发布| 久久久久久久久免费| 国产精品的网站| 亚洲成人综合视频| 免费在线看一区| 国产精品1024久久| av亚洲精华国产精华精华| 色呦呦国产精品| 6080午夜不卡| 国产亚洲精久久久久久| 亚洲欧洲色图综合| 午夜精品123| 国产综合一区二区| 91亚洲精品一区二区乱码| 欧美精品电影在线播放| 国产欧美一区二区精品久导航 | 日韩一区二区三免费高清| 欧美一卡二卡三卡| 国产婷婷色一区二区三区四区| 国产免费观看久久| 亚洲午夜免费福利视频| 精品亚洲成av人在线观看| 不卡的看片网站| 69av一区二区三区| 国产精品久久久久精k8| 丝袜亚洲另类欧美| 成人高清在线视频| 欧美福利视频导航| 中文字幕第一区| 奇米影视在线99精品| 成人午夜av在线| 91精品麻豆日日躁夜夜躁| 国产精品久久久久一区二区三区 | 男人的天堂久久精品| 粉嫩aⅴ一区二区三区四区| 欧美日韩国产影片| 亚洲国产岛国毛片在线| 三级久久三级久久| av动漫一区二区| 欧美变态tickle挠乳网站| 亚洲桃色在线一区| 狠狠色狠狠色合久久伊人| 欧美性做爰猛烈叫床潮| 国产精品久久夜| 国内精品国产成人国产三级粉色| 91福利精品第一导航| 久久精品一区二区| 蜜臀av一区二区在线观看| 色综合天天性综合| 国产日韩视频一区二区三区| 天堂av在线一区| 色综合久久久久综合| 久久精品视频网| 美美哒免费高清在线观看视频一区二区| 色欧美日韩亚洲| 国产精品美女久久久久久久网站| 麻豆91在线看| 欧美欧美欧美欧美首页| 亚洲激情图片一区| 99国产精品久久久久久久久久| 久久久久久久一区| 久久精品国产免费看久久精品| 欧美日韩一区二区三区四区五区| 亚洲欧美自拍偷拍色图| 国产精品系列在线播放| 欧美本精品男人aⅴ天堂| 日本不卡一区二区| 欧美电影在线免费观看| 亚洲韩国精品一区| 在线观看一区不卡| 亚洲精品免费在线| 一本大道av一区二区在线播放| 国产精品网站一区| 国产91色综合久久免费分享| 久久久综合精品| 国产成人午夜视频| 国产视频一区在线播放| 国产精品亚洲午夜一区二区三区| 欧美α欧美αv大片| 国产综合色在线| 久久一夜天堂av一区二区三区| 美女一区二区视频| 精品久久一区二区| 久久99国产精品久久99| 欧美成人精品福利| 国产中文一区二区三区| 欧美激情一区在线| 成人性视频网站| 亚洲日本在线观看| 在线视频观看一区| 亚洲成人动漫在线观看| 欧美精品乱码久久久久久| 五月天激情小说综合| 91精品国产福利| 精品一区二区在线免费观看| 国产亚洲va综合人人澡精品| 高清成人在线观看| 91精品国模一区二区三区| 天堂在线一区二区| 日韩一区二区三区精品视频| 久久99日本精品| 国产亚洲美州欧州综合国| 国产成人免费视频一区| 一区精品在线播放| 欧美体内she精高潮| 视频一区二区三区在线| 精品国内二区三区| 成人短视频下载| 亚洲综合男人的天堂| 91精品国产乱码| 成人亚洲精品久久久久软件| 激情伊人五月天久久综合| 亚洲国产成人在线| 欧美亚洲国产一区二区三区va| 日韩在线一区二区三区| 久久精品这里都是精品| 色欧美乱欧美15图片| 另类综合日韩欧美亚洲| 亚洲欧洲成人自拍| 欧美男男青年gay1069videost| 精品一区二区三区视频| 国产精品热久久久久夜色精品三区 | 亚洲欧美日韩在线播放| 欧美日韩国产免费| 国内国产精品久久| 一区二区三区日韩精品| 日韩欧美综合一区| proumb性欧美在线观看| 五月天久久比比资源色| 中文字幕欧美日韩一区| 欧美日韩色一区| 国产成人综合网| 亚洲777理论| 国产精品久久久久天堂| 欧美精品自拍偷拍| 成人精品鲁一区一区二区| 日韩在线观看一区二区| 欧美高清在线一区| 欧美一级夜夜爽| 97久久超碰国产精品| 激情六月婷婷综合| 午夜免费欧美电影| 中文字幕中文字幕中文字幕亚洲无线| 欧美日韩不卡视频| 99v久久综合狠狠综合久久| 九九九久久久精品| 天天亚洲美女在线视频| 亚洲视频综合在线| 久久免费美女视频| 日韩网站在线看片你懂的| 91蜜桃婷婷狠狠久久综合9色| 激情综合色综合久久| 亚洲高清一区二区三区| 一区在线观看免费| 国产欧美日韩不卡免费| 日韩欧美中文字幕制服| 欧美性猛交xxxxxxxx| 91丨porny丨蝌蚪视频| 国产精品99久久不卡二区| 日本va欧美va精品发布| 亚洲一区二区中文在线| 亚洲欧洲精品天堂一级| 亚洲国产精品v| 久久精品亚洲乱码伦伦中文 | 日韩福利电影在线| 亚洲精品v日韩精品| 中文字幕日韩av资源站| 国产亚洲综合av| 欧美精品一区二区三区蜜臀| 337p亚洲精品色噜噜狠狠| 欧美私模裸体表演在线观看| 99re在线视频这里只有精品| 高清shemale亚洲人妖| 国产乱码精品1区2区3区| 美国十次综合导航| 美国三级日本三级久久99| 日本免费新一区视频| 免费观看日韩av| 蜜桃久久av一区| 九色综合国产一区二区三区|