亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? dsp2812全套實驗源程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人激情综合网站| 国产精品乱码妇女bbbb| 91视频国产观看| 成人av免费在线观看| 99在线精品免费| 色婷婷综合久久久中文字幕| 色婷婷综合在线| 91精品国产一区二区三区蜜臀| 欧美精品乱码久久久久久| 风间由美中文字幕在线看视频国产欧美| 国产一区欧美日韩| 不卡的电影网站| 欧美日韩电影在线| 久久婷婷一区二区三区| 亚洲欧美日韩小说| 国内精品久久久久影院薰衣草| 久久精品免费看| 色婷婷香蕉在线一区二区| 91精品国产高清一区二区三区蜜臀| 精品久久久久久久久久久久久久久久久| 久久先锋资源网| 亚洲免费观看视频| 国产成人在线免费| 欧美精品一级二级三级| 亚洲色图制服诱惑| 国产一区在线看| 正在播放一区二区| 亚洲免费av在线| 99久久综合精品| 亚洲国产高清在线观看视频| 视频一区视频二区中文字幕| gogo大胆日本视频一区| 久久综合九色综合97婷婷女人 | 免费看日韩精品| 精品视频一区二区三区免费| 国产精品每日更新| 国产精品99久久久| 国产午夜亚洲精品理论片色戒| 日韩精品一区第一页| 欧美在线免费观看视频| 亚洲欧美成aⅴ人在线观看| 国产成+人+日韩+欧美+亚洲| 久久在线免费观看| 男女视频一区二区| 欧美va亚洲va在线观看蝴蝶网| 亚洲www啪成人一区二区麻豆| 欧美色窝79yyyycom| 亚洲一区视频在线观看视频| 在线免费精品视频| 日av在线不卡| 国产精品美女视频| 色偷偷久久一区二区三区| 最近日韩中文字幕| 欧美丰满一区二区免费视频| 日韩激情一区二区| 中文字幕成人av| 色狠狠色狠狠综合| 国产真实精品久久二三区| 中文一区在线播放| 欧美疯狂性受xxxxx喷水图片| 国产91精品一区二区麻豆亚洲| 91免费看片在线观看| 亚洲欧美激情在线| 欧美日韩一区久久| 一级做a爱片久久| 国产美女av一区二区三区| 99久久精品99国产精品| 久久久电影一区二区三区| 一本到三区不卡视频| 国产成人精品一区二区三区网站观看 | 99久久伊人久久99| 青青青伊人色综合久久| 成人免费在线视频观看| 91精品国产欧美一区二区| 成人av小说网| 成人天堂资源www在线| 日韩av午夜在线观看| 国产亚洲综合av| 日韩一级高清毛片| 欧美一区二区三区免费在线看| 国产成人小视频| 久久成人av少妇免费| 亚洲线精品一区二区三区八戒| 国产精品人人做人人爽人人添| 日韩欧美高清在线| 精品不卡在线视频| 久久色在线视频| 久久久精品tv| 国产精品福利一区二区| 国产精品福利av| 中文字幕中文在线不卡住| 综合色中文字幕| 亚洲综合免费观看高清完整版| 椎名由奈av一区二区三区| 国产精品久久久久久久久果冻传媒| 欧美国产激情一区二区三区蜜月| 欧美变态凌虐bdsm| 久久精品视频免费观看| 欧美激情综合五月色丁香| 国产精品护士白丝一区av| 亚洲欧洲99久久| 天堂av在线一区| 国产99久久精品| 欧美色视频在线观看| 精品久久国产97色综合| 国产精品久久夜| 日韩成人一级片| 色综合天天综合在线视频| 69堂精品视频| 中文字幕亚洲一区二区va在线| 午夜精品影院在线观看| 国产电影一区在线| 欧美一区二区三区四区五区| 亚洲国产精品v| 国内精品伊人久久久久av一坑 | 久久亚洲影视婷婷| 亚洲精品国产a| 99久久er热在这里只有精品66| 宅男在线国产精品| 亚洲九九爱视频| av中文字幕亚洲| 国产日韩三级在线| 精品中文字幕一区二区小辣椒| 色综合久久精品| 夜夜操天天操亚洲| 日本精品一级二级| 亚洲美女免费在线| 成人丝袜视频网| 中文字幕av一区 二区| 韩国精品在线观看| www亚洲一区| 国产老肥熟一区二区三区| 在线播放欧美女士性生活| 视频一区视频二区中文字幕| 欧洲生活片亚洲生活在线观看| 国产精品久久久久久久久免费丝袜| 国内精品伊人久久久久av一坑| 在线电影国产精品| 国产一区二区三区日韩| 久久综合九色综合欧美就去吻| 国产久卡久卡久卡久卡视频精品| 欧美va亚洲va国产综合| 国精产品一区一区三区mba视频| 欧美成人高清电影在线| 国产精品白丝av| 亚洲精品欧美专区| 一区二区三区毛片| 99精品国产99久久久久久白柏| 自拍偷拍国产精品| 日韩一区二区三区高清免费看看| 美女www一区二区| 中文字幕视频一区| 日韩三级高清在线| 色一情一乱一乱一91av| 精品制服美女丁香| 亚洲一区日韩精品中文字幕| 欧美tickling网站挠脚心| 94色蜜桃网一区二区三区| 天天色 色综合| 一区二区免费看| 国产亚洲精品bt天堂精选| 欧美日韩不卡一区二区| 国产成人精品亚洲777人妖| 首页国产欧美久久| 国产精品久99| 国产精品免费视频观看| 2021中文字幕一区亚洲| 欧美日韩一级视频| 欧美性一级生活| 日本电影欧美片| 色婷婷亚洲婷婷| 色噜噜狠狠色综合欧洲selulu| 丁香六月综合激情| 国产.欧美.日韩| 成人理论电影网| 国产凹凸在线观看一区二区| 狠狠色丁香久久婷婷综| 天使萌一区二区三区免费观看| 亚洲一区二区三区四区中文字幕| 中文字幕日韩欧美一区二区三区| 中文字幕av一区二区三区高| 欧美经典一区二区| 中文字幕在线不卡| 亚洲午夜久久久久久久久电影网 | 麻豆精品蜜桃视频网站| 免费高清不卡av| 国产成人免费高清| 激情深爱一区二区| www.av亚洲| 91麻豆精品久久久久蜜臀| 日韩欧美中文字幕一区| 欧美极品少妇xxxxⅹ高跟鞋| 日本一区二区三区视频视频| 亚洲女子a中天字幕| 蜜桃视频在线观看一区| av在线免费不卡| 日韩欧美中文字幕公布| 亚洲视频免费在线观看| 免费看精品久久片| 欧美一a一片一级一片|