亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? dsp2812全套實驗源程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩综合一区| 韩国av一区二区三区| 国产精品久久毛片a| 欧美成人video| 欧美一区三区四区| 7777精品伊人久久久大香线蕉经典版下载| 色综合久久天天| 色狠狠综合天天综合综合| 色综合天天综合给合国产| 一本大道av伊人久久综合| 日本韩国欧美在线| 欧美亚日韩国产aⅴ精品中极品| 欧洲av在线精品| 欧美美女喷水视频| 欧美成人a∨高清免费观看| 久久久国产午夜精品 | 91麻豆视频网站| 成人avav在线| 欧美在线免费视屏| 欧美一级二级三级蜜桃| www久久精品| 亚洲丝袜美腿综合| 日韩av一级电影| 韩国欧美国产1区| 99精品热视频| 91精品国产综合久久福利软件| 91精品久久久久久久99蜜桃 | 亚洲国产视频直播| 麻豆精品久久久| 成人aa视频在线观看| 欧美日精品一区视频| 久久青草欧美一区二区三区| 亚洲人成小说网站色在线 | 国产精品99久久久久久宅男| 91蜜桃免费观看视频| 91麻豆精品国产自产在线| 久久精品夜夜夜夜久久| 亚洲自拍偷拍图区| 韩国女主播成人在线| 91国在线观看| 精品国产乱码久久久久久老虎 | 亚洲欧美激情视频在线观看一区二区三区 | 日本色综合中文字幕| 国产成人av自拍| 91精品国产综合久久久久久久| 久久日一线二线三线suv| 一区二区国产盗摄色噜噜| 国产成人免费在线| 91精品视频网| 亚洲午夜成aⅴ人片| 成人美女视频在线看| 日韩一区二区三区av| 一区二区三区在线不卡| 豆国产96在线|亚洲| 欧美一区二区女人| 一区二区三区欧美久久| 成人免费高清视频在线观看| 欧美一级免费大片| 亚洲高清在线视频| 色中色一区二区| 国产精品激情偷乱一区二区∴| 久久99精品久久只有精品| 欧美日韩视频在线一区二区| 中文字幕一区在线观看视频| 久久se这里有精品| 337p亚洲精品色噜噜| 亚洲成av人片一区二区梦乃| 91免费在线视频观看| 中文字幕av资源一区| 国产精品亚洲成人| 久久亚洲捆绑美女| 国产一区999| 精品国产成人系列| 久久成人精品无人区| 日韩欧美的一区二区| 青青草成人在线观看| 欧美精品久久一区| 天天综合色天天综合| 欧美亚洲高清一区| 日韩激情中文字幕| 日韩美女主播在线视频一区二区三区| 午夜精品福利久久久| 69堂成人精品免费视频| 亚洲成av人片一区二区梦乃| 欧美日韩免费高清一区色橹橹| 亚洲成人av资源| 欧美三级乱人伦电影| 日韩成人一区二区三区在线观看| 欧美日韩国产首页| 久久精品噜噜噜成人av农村| 欧美一级在线观看| 国产乱码字幕精品高清av| 日韩精品最新网址| 国产精品自拍一区| 欧美高清在线一区二区| 色久综合一二码| 天天影视网天天综合色在线播放| 在线成人免费观看| 韩国精品久久久| 国产色91在线| 色老头久久综合| 蜜臀av一区二区在线免费观看| 欧美一区二区三区四区高清| 国产精品人妖ts系列视频| 日本一区二区不卡视频| 亚洲一区二三区| 99精品久久只有精品| 亚洲综合色丁香婷婷六月图片| 在线综合视频播放| 精品久久久久久久久久久久包黑料 | 成人免费视频一区| 99国产一区二区三精品乱码| 国内精品视频一区二区三区八戒| 亚洲女爱视频在线| 国产欧美一区视频| 国产日韩一级二级三级| 国产一区欧美二区| 久久在线观看免费| 色欧美乱欧美15图片| 麻豆成人综合网| 亚洲夂夂婷婷色拍ww47| 欧美成人性战久久| 欧美日韩国产小视频在线观看| 国产视频一区二区在线观看| 国产欧美日韩卡一| 国产精品乱人伦| 一区二区三区四区激情| 国产精品一色哟哟哟| 日韩精品免费专区| 日韩毛片视频在线看| 久久久精品综合| 日韩一区二区视频在线观看| 色婷婷av一区二区| 成人高清在线视频| 国产在线播放一区三区四| 石原莉奈一区二区三区在线观看| 国产精品免费网站在线观看| 久久毛片高清国产| 日韩欧美激情一区| 欧美一区二区在线不卡| 欧美亚州韩日在线看免费版国语版 | 亚洲男同1069视频| 久久精品在这里| 欧美变态tickling挠脚心| 91精品国产欧美一区二区18| 精品视频在线免费观看| 91福利精品第一导航| 99国产精品久久久久久久久久| 国产精品亚洲成人| 国产精品资源网站| 精品亚洲免费视频| 精品一区二区三区日韩| 久久国产人妖系列| 激情欧美日韩一区二区| 极品美女销魂一区二区三区免费| 老司机午夜精品| 激情综合色综合久久| 久久 天天综合| 国产一区二区三区四区五区入口| 极品少妇xxxx精品少妇偷拍 | 国产精品丝袜在线| 欧美激情一区二区三区不卡| 国产精品欧美一区喷水| 国产精品久久久久天堂| 亚洲欧美激情一区二区| 亚洲国产欧美日韩另类综合| 一区二区三区免费网站| 亚洲成av人综合在线观看| 蜜臀av一区二区| 国内精品国产三级国产a久久| 国产精品亚洲人在线观看| av色综合久久天堂av综合| 色婷婷综合久色| 7777精品伊人久久久大香线蕉最新版| 日韩一区二区在线看| 中文无字幕一区二区三区 | 在线免费观看日韩欧美| 欧美夫妻性生活| 国产亚洲一二三区| 亚洲欧美一区二区久久| 日韩国产欧美在线播放| 国产一区二区三区黄视频| av中文一区二区三区| 欧美日韩精品一区二区三区 | 亚洲日本va午夜在线电影| 亚洲午夜av在线| 国产福利精品一区二区| 在线观看日韩毛片| 精品国产乱码久久久久久1区2区| 国产午夜精品久久久久久久| 一区二区三区国产精华| 久久精品国产**网站演员| 成人精品免费网站| 日韩三区在线观看| 中文字幕日韩av资源站| 麻豆精品精品国产自在97香蕉| 色伊人久久综合中文字幕| 精品国产乱码久久久久久闺蜜| 一区二区三区自拍| 国产精品538一区二区在线|