亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 合眾達開發板里面的DAC程序代碼例程
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产美女主播视频一区| 午夜电影久久久| 精品国产一区二区国模嫣然| 欧美日韩精品欧美日韩精品一综合| 成人免费观看av| 不卡高清视频专区| 波多野结衣亚洲一区| 成人av电影在线播放| 91麻豆国产香蕉久久精品| 91丨九色丨国产丨porny| 色综合天天综合| 在线观看欧美黄色| 欧美精品久久天天躁| 欧美一区二区三区爱爱| 日韩欧美国产一区二区在线播放 | 国产精品一卡二卡在线观看| 国产一区在线不卡| 波多野洁衣一区| 欧美日韩一区三区四区| 日韩一区二区三区电影在线观看 | 欧美日韩和欧美的一区二区| 欧美精品在线视频| 欧美一级片在线看| 久久久久高清精品| 中文成人av在线| 一区二区三区在线视频免费观看| 亚洲国产日韩综合久久精品| 琪琪久久久久日韩精品| 国产一区二区三区日韩| 91在线观看下载| 制服丝袜亚洲精品中文字幕| 久久综合五月天婷婷伊人| 综合色中文字幕| 蜜桃91丨九色丨蝌蚪91桃色| 国产高清久久久| 欧美唯美清纯偷拍| 久久奇米777| 亚洲亚洲精品在线观看| 国内一区二区在线| 在线欧美一区二区| 久久久精品免费观看| 亚洲一二三级电影| 成人免费毛片嘿嘿连载视频| 91精品国产美女浴室洗澡无遮挡| 久久久电影一区二区三区| 亚洲一区视频在线观看视频| 麻豆成人久久精品二区三区小说| 99视频热这里只有精品免费| 日韩手机在线导航| 亚洲免费av网站| 国产成人一区二区精品非洲| 欧美疯狂做受xxxx富婆| 自拍视频在线观看一区二区| 精品系列免费在线观看| 欧美日韩电影在线播放| 中文字幕亚洲一区二区va在线| 国内一区二区视频| 777xxx欧美| 亚洲国产精品一区二区久久恐怖片| 在线日韩国产精品| 国产精品白丝在线| 国产高清精品久久久久| 日韩视频123| 日韩精品电影在线观看| 91精彩视频在线| 亚洲视频一二区| a亚洲天堂av| 久久久久久久久久久黄色| 蜜臀av性久久久久蜜臀av麻豆| 欧美日韩国产高清一区二区三区 | 日韩精品中文字幕一区| 亚洲一区在线观看视频| 国产成人精品免费一区二区| 欧美成人video| 美女一区二区久久| 日韩欧美在线观看一区二区三区| 性感美女久久精品| 欧美丝袜第三区| 香蕉加勒比综合久久| 在线成人高清不卡| 日本伊人色综合网| 欧美一卡二卡三卡| 久久精品国产77777蜜臀| 日韩美女视频在线| 国产综合成人久久大片91| 精品国产制服丝袜高跟| 国产精品小仙女| 欧美激情一区二区在线| 97久久精品人人澡人人爽| **网站欧美大片在线观看| 一本一道综合狠狠老| 亚洲免费观看在线观看| 欧美网站一区二区| 免费人成黄页网站在线一区二区| 精品欧美一区二区三区精品久久| 国产一区二区三区av电影| 久久久不卡网国产精品一区| 国产成人在线视频免费播放| 中文字幕五月欧美| 欧美视频精品在线| 久久91精品国产91久久小草| 国产精品久久久久一区| 色天天综合久久久久综合片| 亚洲免费电影在线| 日韩欧美国产1| 成人av在线观| 日韩国产精品久久久久久亚洲| 精品国产亚洲在线| 91亚洲精品久久久蜜桃网站| 日韩av网站免费在线| 久久日韩粉嫩一区二区三区| 91免费观看在线| 久久精品噜噜噜成人av农村| 国产精品久久久久久妇女6080| 欧美日韩一卡二卡三卡| 国产精品77777| 午夜欧美电影在线观看| 日本一区二区三区视频视频| 欧美日韩精品一区二区在线播放| 国产麻豆精品95视频| 亚洲激情第一区| 久久久久久夜精品精品免费| 欧美天堂亚洲电影院在线播放 | 欧美精品一区二区久久久| 一本大道久久a久久综合婷婷| 蜜桃在线一区二区三区| 一区二区三区成人| 国产三级欧美三级日产三级99 | 91麻豆精品在线观看| 日韩精品电影在线| 亚洲另类一区二区| 久久久久国产一区二区三区四区 | 538在线一区二区精品国产| 盗摄精品av一区二区三区| 日韩av一级片| 亚洲一卡二卡三卡四卡 | 亚洲人成网站精品片在线观看| 51精品秘密在线观看| 91国产精品成人| 成人av免费在线播放| 国产伦精品一区二区三区视频青涩 | 国产mv日韩mv欧美| 蜜臀a∨国产成人精品| 亚洲成人中文在线| 亚洲欧美色图小说| 亚洲天堂福利av| 亚洲欧洲日产国码二区| 国产欧美一区二区精品性色超碰| 日韩精品一区二区三区中文不卡| 欧美日韩一区视频| 欧美欧美欧美欧美首页| 欧洲视频一区二区| 色狠狠av一区二区三区| av动漫一区二区| 91在线你懂得| 在线中文字幕一区| 91福利小视频| 欧美日韩不卡一区二区| 欧美日韩一区三区四区| 3d动漫精品啪啪一区二区竹菊| 欧美性受xxxx黑人xyx性爽| 欧美午夜精品一区| 欧美顶级少妇做爰| 日韩一级视频免费观看在线| 91精品在线免费观看| 日韩一区二区麻豆国产| 亚洲精品一区二区三区精华液 | 高清久久久久久| 成人精品视频网站| 成人av电影免费在线播放| 91麻豆.com| 欧美日韩国产一区| 日韩精品一区在线观看| 国产欧美精品在线观看| 亚洲少妇中出一区| 午夜日韩在线电影| 精品一区二区三区在线视频| 国产精品一色哟哟哟| 91亚洲精华国产精华精华液| 欧美性生交片4| 日韩女同互慰一区二区| 欧美高清在线一区二区| 一区二区成人在线| 久久国产福利国产秒拍| 成人aaaa免费全部观看| 欧美美女激情18p| 久久精品日产第一区二区三区高清版 | 美腿丝袜亚洲一区| 国产aⅴ综合色| 欧美亚洲日本国产| 久久久美女毛片| 一区2区3区在线看| 国产自产v一区二区三区c| 91视频观看免费| 欧美成人猛片aaaaaaa| 亚洲婷婷综合色高清在线| 精品一区二区三区视频| 91国偷自产一区二区三区观看| 亚洲精品一区二区三区精华液| 亚洲资源在线观看|