亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812GPIO功能入門介紹
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产专区欧美精品| 中文字幕欧美激情| 男男视频亚洲欧美| 日韩亚洲欧美一区| 国产一区二区按摩在线观看| 国产婷婷色一区二区三区四区| 丁香六月综合激情| 成人欧美一区二区三区1314| 在线观看网站黄不卡| 亚洲国产三级在线| 日韩精品一区二区三区视频播放 | 亚洲超丰满肉感bbw| 欧美精品一卡两卡| 国产美女精品人人做人人爽| 国产精品伦理在线| 欧美日韩免费不卡视频一区二区三区| 舔着乳尖日韩一区| 国产亚洲精品久| 91国在线观看| 免费成人美女在线观看.| 国产日韩av一区| 色拍拍在线精品视频8848| 免费在线观看视频一区| 欧美激情在线免费观看| 欧美日韩国产欧美日美国产精品| 捆绑紧缚一区二区三区视频| 国产精品国产三级国产普通话蜜臀 | 国产精品伊人色| 亚洲精品第1页| 精品国产网站在线观看| 色综合天天综合狠狠| 美女在线视频一区| 亚洲精品日韩专区silk| 久久蜜臀精品av| 在线看日韩精品电影| 国产精品1区2区| 爽好多水快深点欧美视频| 国产精品色一区二区三区| 欧美日韩一区二区三区免费看| 激情欧美一区二区| 亚洲福利电影网| 中文字幕一区二区三区不卡| 精品裸体舞一区二区三区| 欧美日韩三级一区| 99久久国产免费看| 国产精一区二区三区| 午夜不卡av在线| 亚洲精品日韩一| 国产精品久久久久影院亚瑟| 精品久久久影院| 欧美高清视频不卡网| 成人爽a毛片一区二区免费| 精品中文字幕一区二区| 图片区小说区国产精品视频| 亚洲精品美腿丝袜| 国产精品你懂的在线欣赏| 精品国产三级a在线观看| 91麻豆精品91久久久久同性| 欧美中文字幕一区| 91丨九色丨尤物| www.色精品| 成人午夜视频在线| 国产乱码精品一品二品| 精品在线播放免费| 老司机午夜精品| 亚洲综合色噜噜狠狠| 亚洲免费av观看| 一区二区三区鲁丝不卡| 一区二区三区欧美视频| 一区二区三区av电影| 一区二区三区高清| 亚洲最大成人综合| 亚洲自拍与偷拍| 亚洲电影一区二区三区| 亚洲高清免费一级二级三级| 亚洲一区免费视频| 香蕉加勒比综合久久| 日韩精品电影一区亚洲| 日本亚洲视频在线| 精品制服美女久久| 国产成人日日夜夜| 懂色av中文一区二区三区| 国产传媒一区在线| 波多野结衣欧美| 在线视频欧美区| 欧美日韩一二区| 91精品国产综合久久香蕉的特点| 5858s免费视频成人| 日韩美女天天操| 欧美精品一区二区蜜臀亚洲| 午夜免费久久看| 精品粉嫩超白一线天av| 久久一留热品黄| 欧美韩国日本不卡| 亚洲激情图片小说视频| 亚洲mv在线观看| 久久99深爱久久99精品| 国产99久久久精品| 色av成人天堂桃色av| 一区二区三区**美女毛片| 久久综合色一综合色88| 国产精品素人视频| 亚洲国产人成综合网站| 久久97超碰色| 91在线精品一区二区| 欧美日韩国产一级| 精品国产一二三区| 亚洲欧美电影一区二区| 三级久久三级久久久| 国产成人午夜精品5599| 欧洲在线/亚洲| 精品日本一线二线三线不卡| 成人免费在线观看入口| 日本视频一区二区| 成人黄色大片在线观看| 欧美专区日韩专区| 精品99999| 夜夜嗨av一区二区三区| 国产福利一区二区三区视频在线 | 精品久久人人做人人爱| 国产精品传媒入口麻豆| 男人操女人的视频在线观看欧美| 成人涩涩免费视频| 91精品中文字幕一区二区三区| 国产欧美一区二区精品性色超碰 | 亚洲一区二区在线视频| 韩国成人在线视频| 在线视频观看一区| 久久精品亚洲国产奇米99 | 亚洲综合另类小说| 国产成人精品1024| 欧美理论电影在线| 国产精品国产三级国产| 久久99热这里只有精品| 欧洲精品在线观看| 国产精品夫妻自拍| 久久爱www久久做| 欧美日韩久久久一区| 亚洲国产高清在线观看视频| 久久av中文字幕片| 91麻豆精品国产91久久久使用方法 | 国产成人av福利| 欧美一区二区三区四区视频 | 天天综合天天综合色| 一本大道综合伊人精品热热| 久久尤物电影视频在线观看| 午夜欧美2019年伦理| 91麻豆免费观看| 中文字幕av一区二区三区| 国产精品欧美经典| 国产精品久久久久9999吃药| 狠狠色综合播放一区二区| 欧美日韩在线一区二区| 亚洲视频一区二区在线观看| 国产精品自拍网站| 精品久久99ma| 蜜臀av性久久久久蜜臀av麻豆| 欧美三级日韩在线| 一区二区三区高清不卡| 色老汉一区二区三区| 亚洲免费观看高清| 在线视频一区二区三| 亚洲一区av在线| 在线观看91精品国产入口| 亚洲综合偷拍欧美一区色| 一本一本大道香蕉久在线精品| 国产精品不卡一区二区三区| 成人网页在线观看| 国产精品久久久久久久久免费丝袜 | 国产a区久久久| 国产欧美精品在线观看| 不卡视频在线看| 综合网在线视频| 在线观看亚洲精品视频| 五月婷婷另类国产| 欧美一级片在线看| 久久超碰97人人做人人爱| 久久久精品免费网站| 波波电影院一区二区三区| 亚洲四区在线观看| 欧美午夜寂寞影院| 日本成人在线电影网| 2020国产精品| av不卡在线观看| 亚洲成人av资源| 日韩一级片网站| 高清视频一区二区| 一区二区三区在线不卡| 欧美一区二区在线免费观看| 国精产品一区一区三区mba桃花| 中文字幕不卡在线观看| 欧美怡红院视频| 久久国产三级精品| 1024国产精品| 日韩欧美激情一区| 成人免费视频视频| 亚洲123区在线观看| 久久久蜜桃精品| 欧美亚洲高清一区二区三区不卡| 日韩国产精品久久|