亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812GPIO功能入門介紹
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
jlzzjlzz国产精品久久| 91免费看`日韩一区二区| 亚洲欧美另类久久久精品| 日韩一级成人av| 在线视频欧美精品| 成人免费三级在线| 国产精品18久久久久| 一级精品视频在线观看宜春院| 国产精品美女久久久久久久久久久| 精品少妇一区二区三区在线播放 | 国产夫妻精品视频| 精品亚洲国内自在自线福利| 日本中文字幕不卡| 亚洲精品高清在线观看| 亚洲免费大片在线观看| 成人免费一区二区三区在线观看| 国产日韩成人精品| 国产日韩欧美精品电影三级在线| 精品sm捆绑视频| 欧美美女喷水视频| 欧美日本一区二区在线观看| 精品视频一区二区三区免费| 欧美三级日本三级少妇99| 欧美探花视频资源| 色网站国产精品| 色综合视频在线观看| 色综合中文综合网| 岛国精品在线播放| 色综合久久99| 欧美乱妇15p| 欧美精品一区二区三区视频| 中文字幕av在线一区二区三区| 国产精品乱码久久久久久| 亚洲人成亚洲人成在线观看图片| 亚洲第一狼人社区| 美日韩黄色大片| 国产高清不卡一区二区| 91久久线看在观草草青青| 亚洲色图都市小说| 午夜精品福利一区二区蜜股av| 麻豆精品一二三| 国产成人免费在线观看| 日本丰满少妇一区二区三区| 欧美一区二区三区思思人| 久久久久久久久久久黄色| 中文字幕一区视频| 日日骚欧美日韩| 九九在线精品视频| 99精品视频一区| 91精品国产综合久久香蕉麻豆| 精品国内片67194| 亚洲特黄一级片| 美国av一区二区| 色综合天天综合网天天看片| 日韩视频免费观看高清完整版| 国产精品美女久久久久aⅴ| 五月综合激情日本mⅴ| 成人免费av网站| 3d动漫精品啪啪一区二区竹菊| 国产日产精品1区| 日本vs亚洲vs韩国一区三区二区| 成人精品国产一区二区4080| 欧美电影一区二区三区| 国产精品久久久久久久久免费相片 | 亚洲va欧美va人人爽| 国产不卡视频在线播放| 3d动漫精品啪啪1区2区免费| 亚洲色图20p| 国产精品18久久久久久久网站| 欧美丝袜第三区| 亚洲国产精品成人综合 | 日本欧美一区二区| 一本色道a无线码一区v| 久久综合视频网| 日韩和的一区二区| 色悠悠久久综合| 国产精品毛片久久久久久久| 毛片av一区二区| 欧美日韩高清一区| 伊人夜夜躁av伊人久久| 成人激情文学综合网| 精品国产不卡一区二区三区| 成人免费看的视频| 2欧美一区二区三区在线观看视频 337p粉嫩大胆噜噜噜噜噜91av | 欧美一级片在线看| 亚洲自拍偷拍麻豆| 91色九色蝌蚪| 最新国产精品久久精品| 国产成人啪免费观看软件| 日韩精品中午字幕| 亚洲成va人在线观看| 欧美性猛交xxxx乱大交退制版| 日韩一区日韩二区| av在线一区二区三区| 亚洲国产高清aⅴ视频| 国产九色sp调教91| 精品日韩av一区二区| 蜜臀国产一区二区三区在线播放| 欧美日韩成人高清| 天天色综合成人网| 欧美军同video69gay| 午夜亚洲国产au精品一区二区| 欧美视频完全免费看| 亚洲女人的天堂| 色爱区综合激月婷婷| 亚洲黄网站在线观看| 欧美丝袜第三区| 亚洲成人在线免费| 51精品视频一区二区三区| 天堂va蜜桃一区二区三区 | 一区二区三区精品在线观看| 99精品桃花视频在线观看| 国产精品看片你懂得| 91视频免费播放| 一区二区三区视频在线看| 在线免费观看视频一区| 亚洲第一精品在线| 91精品国产乱码久久蜜臀| 蜜臀av性久久久久蜜臀aⅴ四虎| 日韩视频一区二区三区在线播放| 麻豆成人av在线| 久久蜜桃一区二区| 成人av资源网站| 一片黄亚洲嫩模| 欧美精品视频www在线观看| 捆绑调教美女网站视频一区| 久久嫩草精品久久久精品| zzijzzij亚洲日本少妇熟睡| 尤物视频一区二区| 欧美一区二区视频观看视频 | 欧美sm极限捆绑bd| 国产成人在线电影| 亚洲免费资源在线播放| 欧美日韩一卡二卡| 久草中文综合在线| 中文字幕在线不卡| 欧美乱妇23p| 国产麻豆精品在线观看| 亚洲日穴在线视频| 欧美一区二区三区日韩视频| 国产成人综合视频| 亚洲伦理在线免费看| 欧美一三区三区四区免费在线看| 国产一区二三区好的| 亚洲理论在线观看| 日韩一级二级三级| 99久久99久久免费精品蜜臀| 天堂成人国产精品一区| 国产欧美视频一区二区三区| 色哟哟国产精品| 久久99九九99精品| 亚洲美女在线一区| 日韩视频一区二区三区| 91视频.com| 麻豆精品蜜桃视频网站| 亚洲四区在线观看| 日韩免费观看2025年上映的电影| 暴力调教一区二区三区| 老司机精品视频一区二区三区| 国产精品久久久久久久久图文区| 91精品国产日韩91久久久久久| 成人午夜激情视频| 奇米精品一区二区三区四区| 亚洲男人天堂一区| 久久综合给合久久狠狠狠97色69| 色屁屁一区二区| 国产福利视频一区二区三区| 五月激情综合色| 亚洲视频资源在线| 精品88久久久久88久久久| 欧美视频中文字幕| 波多野结衣在线一区| 久久99精品久久久久久动态图| 亚洲黄色免费网站| 国产精品视频一二三区| 欧美一区二区网站| 欧美在线视频不卡| 成人午夜在线播放| 久久草av在线| 婷婷中文字幕一区三区| 亚洲色图制服丝袜| 久久久久97国产精华液好用吗| 欧美日韩精品免费观看视频| 91日韩精品一区| 国产精品一区二区视频| 色视频欧美一区二区三区| 成人免费va视频| 高清beeg欧美| 国产综合成人久久大片91| 日本亚洲免费观看| 亚洲国产成人精品视频| 亚洲免费在线视频一区 二区| 国产精品免费久久久久| 久久日一线二线三线suv| 日韩欧美在线网站| 4hu四虎永久在线影院成人| 欧美福利视频一区| 欧美日韩五月天| 欧美图区在线视频| 欧美色成人综合|