亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS2812實現U盤FAT文件系統C代碼
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区在线视频观看58| 性感美女极品91精品| 亚洲自拍都市欧美小说| 久草这里只有精品视频| 91成人免费电影| 国产精品女同互慰在线看 | 欧美性猛交xxxxxx富婆| 国产日韩欧美在线一区| 日韩 欧美一区二区三区| av网站一区二区三区| 26uuuu精品一区二区| 天堂成人免费av电影一区| www.欧美日韩| 国产精品美女久久久久aⅴ国产馆 国产精品美女久久久久av爽李琼 国产精品美女久久久久高潮 | 1区2区3区精品视频| 久久99热这里只有精品| 欧美唯美清纯偷拍| 亚洲日本在线a| 国产成人亚洲综合a∨婷婷| 欧美成人一区二区三区片免费 | 国产精品久久久99| 国产乱子伦视频一区二区三区| 4438x亚洲最大成人网| 亚洲激情六月丁香| 色综合天天在线| 国产精品的网站| av一区二区三区| 成人免费一区二区三区视频 | 国产老妇另类xxxxx| 欧美一级xxx| 天天色天天爱天天射综合| 欧美日韩一区二区在线视频| 亚洲自拍欧美精品| 欧美色欧美亚洲另类二区| 亚洲综合久久久久| 欧美写真视频网站| 日韩av不卡一区二区| 91精品国产综合久久久久久漫画| 天天色综合成人网| 日韩视频免费观看高清完整版| 奇米色一区二区| 精品国产百合女同互慰| 国产精品系列在线播放| 欧美国产成人精品| 99久久精品国产导航| 夜夜揉揉日日人人青青一国产精品| 色先锋久久av资源部| 亚洲成人精品一区| 欧美一级久久久| 成人污视频在线观看| 亚洲综合一区二区| 制服丝袜成人动漫| 国产成人啪午夜精品网站男同| 国产精品久久久一本精品| 日本韩国欧美三级| 日本免费新一区视频| 久久久精品国产免大香伊 | 1区2区3区精品视频| 欧美日韩国产免费| 黄一区二区三区| 国产精品久久看| 欧美一区二区三区婷婷月色 | 久久免费偷拍视频| 91性感美女视频| 舔着乳尖日韩一区| 日本一区二区三区在线观看| 欧美色倩网站大全免费| 国产一区二区三区视频在线播放| 亚洲男人的天堂一区二区| 欧美成人一区二区三区在线观看| a美女胸又www黄视频久久| 三级欧美在线一区| 国产精品乱码久久久久久| 欧美日韩高清一区二区三区| 国产精品99久久久久| 丝袜亚洲精品中文字幕一区| 国产精品午夜电影| 日韩一级大片在线| 91农村精品一区二区在线| 精品一区二区免费| 亚洲成人1区2区| 中文字幕在线一区| 精品国产乱码久久久久久1区2区 | 日本视频一区二区| 亚洲视频一区二区免费在线观看| 日韩欧美综合一区| 欧美色爱综合网| 成人免费看片app下载| 九九在线精品视频| 亚洲国产日韩一区二区| 国产精品久久三区| 国产欧美日韩另类一区| 日韩女优视频免费观看| 欧美久久久久久蜜桃| 色欧美片视频在线观看在线视频| 国产精品一区二区x88av| 另类综合日韩欧美亚洲| 亚洲成a人片综合在线| 亚洲色图第一区| 欧美国产亚洲另类动漫| 精品精品国产高清a毛片牛牛| 91.麻豆视频| 亚洲精品日产精品乱码不卡| 久久九九99视频| 国产精品剧情在线亚洲| 亚洲欧美日韩国产综合| 国产片一区二区三区| 欧美mv和日韩mv的网站| 精东粉嫩av免费一区二区三区| 日韩欧美精品在线视频| 91浏览器入口在线观看| 日韩电影在线免费观看| 亚洲成人免费在线观看| 亚洲一区二区欧美| 久久久精品综合| 国产视频亚洲色图| 欧美日韩中文一区| 国产成人午夜99999| 亚洲欧洲在线观看av| 欧美中文字幕一区| 99精品视频在线播放观看| 国模无码大尺度一区二区三区 | 日本一不卡视频| 国产精品一区二区三区乱码| 综合精品久久久| 欧美电影免费提供在线观看| 色综合久久综合中文综合网| 国产一区不卡精品| 另类小说图片综合网| 亚洲一二三四区| 尤物视频一区二区| 亚洲国产成人av好男人在线观看| 久久综合精品国产一区二区三区 | 国产精品国产自产拍高清av王其| 在线不卡中文字幕播放| 在线观看视频91| 在线观看精品一区| 欧美图片一区二区三区| 欧美亚洲日本国产| 日韩视频永久免费| 日韩免费看的电影| 精品久久久久久久一区二区蜜臀| 精品久久久久久最新网址| 日韩一级成人av| 久久亚区不卡日本| 免费不卡在线视频| 99久久精品国产网站| 欧美影院午夜播放| 色婷婷国产精品综合在线观看| 成熟亚洲日本毛茸茸凸凹| 91在线你懂得| 欧美精品一区男女天堂| eeuss影院一区二区三区| 亚洲一区二区三区中文字幕| 91精品欧美久久久久久动漫 | 亚洲高清三级视频| 国模套图日韩精品一区二区| 91在线视频免费91| 精品国产伦理网| 亚洲综合激情另类小说区| 久久99蜜桃精品| 欧美日韩中文国产| 欧美在线看片a免费观看| 日韩精品一区二区三区在线| 欧美国产日韩在线观看| 天涯成人国产亚洲精品一区av| 狠狠色丁香婷婷综合| 欧美日韩免费视频| 中文在线资源观看网站视频免费不卡 | 国产精品三级久久久久三级| 欧美日韩久久不卡| 欧美午夜精品免费| 欧美日本一道本在线视频| 欧美三级视频在线| 91精品国产乱码| 2023国产精品视频| 国产情人综合久久777777| 欧美性受极品xxxx喷水| 不卡欧美aaaaa| 欧美一区二区三区啪啪| 日韩精品亚洲专区| 17c精品麻豆一区二区免费| 国产亚洲综合在线| 国产欧美日韩在线观看| 久久―日本道色综合久久| 久久久天堂av| 国产精品久久久久婷婷二区次| 久久精品在这里| 亚洲视频在线一区| 一区av在线播放| 精品亚洲免费视频| 成人丝袜视频网| 色天使久久综合网天天| 欧洲日韩一区二区三区| 欧美日韩精品一区二区在线播放| 欧美性色黄大片| 中文字幕av不卡| 日日骚欧美日韩| 93久久精品日日躁夜夜躁欧美| 欧美日韩mp4|