亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS2812實現U盤FAT文件系統C代碼
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲一二三区在线观看| 国产精品久久久久国产精品日日| 91精品久久久久久久91蜜桃| 国产日本欧美一区二区| 亚洲婷婷国产精品电影人久久| 男人的天堂久久精品| 99久久99久久精品国产片果冻| 日韩一区二区三区电影| 中文字幕欧美激情一区| 日本免费在线视频不卡一不卡二| caoporn国产精品| 欧美不卡一区二区三区四区| 亚洲一区二区在线播放相泽| 不卡的av电影| 久久久久久久久久久电影| 香蕉乱码成人久久天堂爱免费| k8久久久一区二区三区| 久久精品视频在线看| 麻豆视频观看网址久久| 在线不卡的av| 亚洲午夜久久久| 91麻豆6部合集magnet| 欧美国产成人在线| 国产精品一区二区在线播放| 欧美zozozo| 久久99国产精品久久99果冻传媒| 91麻豆精品久久久久蜜臀| 亚洲在线一区二区三区| 色婷婷综合视频在线观看| 国产精品网站一区| 成人免费三级在线| 国产精品午夜电影| www.日韩大片| 亚洲视频一二三区| 99在线热播精品免费| 国产精品国产三级国产普通话三级 | 精品视频色一区| 亚洲综合在线五月| 欧美日韩国产大片| 日本午夜一本久久久综合| 日韩一区二区三区在线观看| 久久精品国产亚洲一区二区三区| 欧美大片免费久久精品三p| 国产一区二区三区在线观看免费 | 91精品国产综合久久精品麻豆| 一区二区不卡在线播放 | 国产欧美综合在线| 成人av在线资源| 中文字幕综合网| 色先锋久久av资源部| 日韩精品亚洲一区| 久久综合久久久久88| av激情综合网| 亚洲成人激情av| 精品免费视频一区二区| 成人午夜免费视频| 午夜久久久久久久久| 日韩一区二区三区免费看| 成人性生交大合| 亚洲电影一区二区| 久久综合久久综合久久综合| 91网站最新地址| 香蕉乱码成人久久天堂爱免费| 久久综合九色综合久久久精品综合| 丁香婷婷综合色啪| 亚洲成a人在线观看| 26uuu国产在线精品一区二区| 91免费国产在线| 麻豆91在线播放免费| 中文字幕精品三区| 日韩欧美一区二区三区在线| 豆国产96在线|亚洲| 午夜av一区二区| 国产精品午夜免费| 日韩欧美资源站| 91网站最新地址| 国产精品亚洲一区二区三区妖精 | 一区二区理论电影在线观看| 日韩精品一区二| 在线观看区一区二| 国产·精品毛片| 蜜臀av性久久久久蜜臀av麻豆| 国产精品久久久久久久久免费桃花| 7777精品伊人久久久大香线蕉 | 一区二区三区精品视频在线| 精品免费视频.| 欧美精品色一区二区三区| thepron国产精品| 国产电影一区在线| 国产一区在线精品| 午夜精品久久久久影视| 国产精品卡一卡二卡三| 久久婷婷国产综合精品青草| 欧美精品丝袜久久久中文字幕| 91视频在线看| 粉嫩av一区二区三区粉嫩| 国产一区美女在线| 日本欧美一区二区三区| 亚洲久草在线视频| 国产精品三级av| 国产三级精品视频| 久久久不卡网国产精品一区| 日韩免费电影网站| 91麻豆精品国产自产在线观看一区 | 久久综合久久综合九色| 日韩欧美亚洲一区二区| 日韩手机在线导航| 日韩一区二区在线看| 日韩欧美一级二级三级久久久| 欧美人xxxx| 91精品久久久久久久91蜜桃| 欧美日韩国产一二三| 欧美无人高清视频在线观看| 91精品办公室少妇高潮对白| 色综合天天综合狠狠| 91片黄在线观看| 色呦呦国产精品| 91成人在线精品| 欧美色图片你懂的| 777奇米四色成人影色区| 欧美一区二区三区爱爱| 精品国精品国产| 国产亚洲一区字幕| 国产精品福利一区二区三区| 亚洲人xxxx| 亚洲一区二区三区不卡国产欧美| 亚洲大型综合色站| 美女在线观看视频一区二区| 国产一区二区三区精品欧美日韩一区二区三区| 老司机精品视频线观看86 | 日本大香伊一区二区三区| 欧美在线免费播放| 日韩一区二区三区四区| 久久精品亚洲乱码伦伦中文 | 久久久久九九视频| 亚洲国产精品av| 亚洲女性喷水在线观看一区| 午夜在线成人av| 久久国产精品99精品国产| 国产东北露脸精品视频| 91免费版pro下载短视频| 欧美日韩亚洲综合一区二区三区| 91精品国产欧美一区二区| 国产日韩欧美麻豆| 亚洲精品成a人| 另类的小说在线视频另类成人小视频在线 | 国产亚洲一二三区| 亚洲女同ⅹxx女同tv| 青青草国产成人av片免费| 国产激情一区二区三区| 91九色最新地址| 久久影院视频免费| 亚洲综合一区二区三区| 乱一区二区av| 日本高清成人免费播放| 精品国产sm最大网站免费看| 亚洲人成网站精品片在线观看 | 久久一区二区三区四区| 一区二区三区精品久久久| 国产黄色精品视频| 欧美色图天堂网| 国产欧美一区二区精品仙草咪| 久久国产福利国产秒拍| 波多野结衣在线一区| 日韩欧美一卡二卡| 亚洲一区二区三区四区不卡| 成人综合婷婷国产精品久久免费| 欧洲国产伦久久久久久久| 国产欧美一区二区三区沐欲| 日韩激情视频网站| 色久综合一二码| 国产视频一区在线播放| 日本aⅴ精品一区二区三区 | 一区在线中文字幕| 老司机精品视频线观看86| 欧美日韩一区二区三区在线 | 国产精品高潮久久久久无| 麻豆成人免费电影| 6080国产精品一区二区| 亚洲天堂av一区| 丁香婷婷深情五月亚洲| 日韩欧美电影一区| 日韩中文字幕1| 欧美色网一区二区| 亚洲欧美日韩在线不卡| 岛国精品一区二区| 久久婷婷国产综合精品青草 | 国产精品99久久久久久久女警| 91精品欧美一区二区三区综合在 | 国产精品国产精品国产专区不蜜 | 紧缚捆绑精品一区二区| 欧美精品v国产精品v日韩精品| 亚洲一区二区三区四区五区黄| 91麻豆精东视频| 最新国产成人在线观看| 成人av网站免费观看| 国产欧美一区二区三区在线看蜜臀| 美国欧美日韩国产在线播放| 精品少妇一区二区三区在线播放| 久久精品二区亚洲w码|