亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS2812實現U盤FAT文件系統C代碼
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产岛国毛片在线| 亚洲国产电影在线观看| 91精品国产综合久久久久久久久久 | 欧美国产97人人爽人人喊| 国产欧美一区二区精品秋霞影院 | 久久99深爱久久99精品| 国产精品99久久久| 色老汉一区二区三区| 欧美精品久久一区二区三区| 777色狠狠一区二区三区| 91精品国产aⅴ一区二区| 日本一区二区电影| 日韩高清一级片| 91玉足脚交白嫩脚丫在线播放| 欧美日韩国产区一| 国产人成一区二区三区影院| 亚洲aaa精品| 国产91在线看| 亚洲精品一区二区精华| 亚洲一区二区不卡免费| 国产一区二区毛片| 制服丝袜成人动漫| 亚洲欧美日韩中文字幕一区二区三区| 丝袜美腿成人在线| 色综合咪咪久久| 亚洲国产高清不卡| 国产精品18久久久久久久久久久久 | 国产精品青草久久| 久久国产剧场电影| 日韩美女一区二区三区四区| 热久久一区二区| 波多野结衣欧美| 色网综合在线观看| 亚洲欧美中日韩| 99国产精品国产精品毛片| 国产精品伦理在线| 丁香一区二区三区| 综合久久给合久久狠狠狠97色| 成人晚上爱看视频| 美日韩黄色大片| wwwwxxxxx欧美| 成人高清av在线| 亚洲成人激情综合网| 777色狠狠一区二区三区| 久久疯狂做爰流白浆xx| 日本一区二区三区高清不卡| 白白色亚洲国产精品| 一区二区三区成人| 日韩一级黄色片| 成人综合婷婷国产精品久久蜜臀| 中文字幕精品在线不卡| 欧美日韩极品在线观看一区| 亚洲男女一区二区三区| 免费人成在线不卡| 91精品国产综合久久香蕉的特点| 中文字幕一区二区三区四区不卡 | 国产精品色呦呦| 成人动漫在线一区| 日日夜夜免费精品视频| 精品伦理精品一区| 91农村精品一区二区在线| 亚洲免费色视频| 欧美日韩一区二区三区在线看| 亚洲香蕉伊在人在线观| 欧美日本在线观看| 国产精品综合二区| 亚洲综合久久久| 欧美精品日韩一区| 国产精品538一区二区在线| 一区二区三区四区五区视频在线观看| 久久综合九色综合久久久精品综合 | 欧美高清在线一区二区| 91蜜桃免费观看视频| 久久国产夜色精品鲁鲁99| 欧美极品另类videosde| 99国内精品久久| 国产a久久麻豆| 久久99精品久久久| 午夜一区二区三区视频| 国产精品丝袜久久久久久app| 欧美一区二区不卡视频| 欧美影片第一页| 欧美亚洲高清一区二区三区不卡| 99re66热这里只有精品3直播| 经典一区二区三区| 精品一区二区免费在线观看| 五月天激情小说综合| 亚洲国产中文字幕| 亚洲一区免费在线观看| 亚洲一二三区在线观看| 亚洲精品水蜜桃| 日韩经典一区二区| 日韩不卡一二三区| 免费在线成人网| 奇米一区二区三区| 极品美女销魂一区二区三区| 蜜臀av性久久久久av蜜臀妖精 | 国产不卡免费视频| jizz一区二区| 欧美老人xxxx18| 日韩精品综合一本久道在线视频| 欧美一区二区三区免费| 亚洲精品一线二线三线| 国产精品电影一区二区| 一区二区高清免费观看影视大全| 亚洲精品大片www| 全部av―极品视觉盛宴亚洲| 国产酒店精品激情| 色婷婷精品大在线视频| 欧美一级黄色片| 亚洲综合网站在线观看| 国产精品小仙女| 欧美日韩一区二区三区视频| 精品久久久久久亚洲综合网 | 亚洲综合偷拍欧美一区色| 亚洲成av人片观看| 丁香啪啪综合成人亚洲小说 | 国产精品网站在线| 日韩电影在线观看电影| 欧洲激情一区二区| 中文字幕av一区二区三区免费看| 亚洲丶国产丶欧美一区二区三区| 久久福利资源站| 在线欧美小视频| 一区在线观看免费| 国产乱国产乱300精品| 日韩视频国产视频| 一区二区久久久久| 日本丶国产丶欧美色综合| 久久婷婷成人综合色| 国产成人精品1024| 欧美激情资源网| 国产成人av电影在线| 精品伦理精品一区| 国产最新精品免费| 欧美不卡在线视频| 精品亚洲成a人| 精品国产三级电影在线观看| 激情综合一区二区三区| 制服丝袜一区二区三区| 亚洲v中文字幕| 欧美成人女星排名| 成人午夜私人影院| ...中文天堂在线一区| 91美女视频网站| 日本不卡不码高清免费观看| 欧美成人精品1314www| 国产综合一区二区| 日本一区二区动态图| 日本道在线观看一区二区| 亚洲成人资源在线| 欧美精选一区二区| 国产精品69久久久久水密桃| 国产精品久久久久9999吃药| 7777精品伊人久久久大香线蕉 | 成人手机电影网| 亚洲3atv精品一区二区三区| 国产欧美一区二区三区鸳鸯浴 | 国产清纯白嫩初高生在线观看91| 91免费在线视频观看| 精品亚洲aⅴ乱码一区二区三区| 国产精品女同一区二区三区| 欧美三级欧美一级| 成人av在线资源网站| 美女视频网站久久| 亚洲欧洲日产国产综合网| 91精品国产综合久久久蜜臀粉嫩 | 色悠悠亚洲一区二区| 激情六月婷婷久久| 七七婷婷婷婷精品国产| 无吗不卡中文字幕| 亚洲国产另类av| 亚洲色欲色欲www在线观看| 国产欧美日韩综合| 日韩欧美在线123| 5566中文字幕一区二区电影| 91免费国产在线观看| 国产成人在线观看免费网站| 国产在线精品国自产拍免费| 美腿丝袜在线亚洲一区 | 国产寡妇亲子伦一区二区| 日韩激情中文字幕| 亚洲成在人线免费| 男男gaygay亚洲| 国产黑丝在线一区二区三区| 成人免费毛片app| 成人av免费在线观看| caoporn国产一区二区| 在线精品观看国产| 日韩天堂在线观看| 欧美激情一区二区三区四区| 国产欧美日韩三区| 国产精品成人免费精品自在线观看| 国产精品无圣光一区二区| 亚洲视频网在线直播| 六月丁香婷婷久久| 成人精品小蝌蚪| 日韩欧美亚洲另类制服综合在线| 久久久国产精品午夜一区ai换脸| 国产欧美久久久精品影院|