亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS320F2812 GPIO的操作編程示例
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
av在线不卡电影| 制服丝袜在线91| 555夜色666亚洲国产免| 精品国产青草久久久久福利| 亚洲蜜臀av乱码久久精品蜜桃| 老司机午夜精品| 色999日韩国产欧美一区二区| 久久影音资源网| 天天色天天爱天天射综合| 成人a免费在线看| 日韩欧美一级二级三级久久久| 一区二区三区丝袜| 国产成人在线色| 日韩免费性生活视频播放| 午夜影视日本亚洲欧洲精品| 暴力调教一区二区三区| 久久久噜噜噜久久人人看| 日韩高清在线电影| 欧美日韩欧美一区二区| 亚洲美女一区二区三区| 不卡在线观看av| 欧美国产日韩精品免费观看| 国内精品自线一区二区三区视频| 91麻豆精品国产91久久久更新时间| 亚洲精品视频一区二区| 99国产精品视频免费观看| 国产精品久久久久久亚洲毛片| 国产一区二区在线观看免费| 精品国产成人在线影院 | 国产乱人伦偷精品视频不卡| 五月婷婷久久丁香| 色成年激情久久综合| 亚洲天堂av老司机| 91麻豆免费在线观看| 国产精品久久二区二区| 国产精品欧美极品| 国产99久久久国产精品潘金网站| 精品va天堂亚洲国产| 韩国欧美国产1区| 久久青草欧美一区二区三区| 高清视频一区二区| 亚洲欧美一区二区视频| 色综合视频在线观看| 亚洲国产欧美在线| 日韩午夜激情免费电影| 激情丁香综合五月| 欧美经典一区二区| 91视频www| 性做久久久久久免费观看| 制服丝袜国产精品| 国产一区二区三区四| 国产精品视频一区二区三区不卡| 99免费精品在线观看| 一区二区在线观看av| 欧美日韩电影一区| 色婷婷综合久久久中文一区二区| 中文字幕精品一区| 欧美午夜不卡在线观看免费| 久久99久久精品欧美| 国产精品动漫网站| 欧美三级日韩在线| 国产综合久久久久久鬼色 | 亚洲精品一区在线观看| 国产黄人亚洲片| 亚洲综合小说图片| 欧美一卡2卡三卡4卡5免费| 国产精品综合视频| 一区二区三区高清不卡| 日韩美一区二区三区| 成人91在线观看| 三级久久三级久久| 国产精品高清亚洲| 日韩一二三区不卡| 91九色02白丝porn| 国产一区福利在线| 日韩精品一二三| 国产精品入口麻豆原神| 欧美另类久久久品| 99精品国产一区二区三区不卡| 美国av一区二区| 亚洲一区二区三区四区在线| 久久蜜桃av一区精品变态类天堂| 在线视频欧美精品| 国产成人精品综合在线观看 | 亚洲日韩欧美一区二区在线| 欧美一区二区精美| 一本色道久久综合亚洲91| 国内精品伊人久久久久av一坑| 一区二区三区欧美日韩| 欧美韩国一区二区| 精品久久久久一区| 91麻豆精品久久久久蜜臀| 91久久精品午夜一区二区| 成人免费观看av| 韩国女主播成人在线观看| 五月婷婷久久综合| 亚洲精品菠萝久久久久久久| 国产精品久久毛片av大全日韩| 精品国产乱码久久久久久老虎| 欧美三级日韩三级国产三级| 一本色道**综合亚洲精品蜜桃冫| 国产一区二区视频在线| 久久精品国产亚洲一区二区三区| 亚洲第一福利一区| 亚洲一区二区美女| 亚洲裸体xxx| 亚洲日本电影在线| 亚洲天堂精品视频| 亚洲女女做受ⅹxx高潮| 椎名由奈av一区二区三区| 国产精品女同一区二区三区| 久久精品人人做人人综合| 中文字幕一区二区三区蜜月| 欧美国产精品一区二区三区| 国产亚洲欧美在线| 久久久精品免费网站| 国产亚洲污的网站| 26uuu色噜噜精品一区二区| 精品国产成人在线影院| 久久精品视频在线看| 久久噜噜亚洲综合| 久久精品一区二区三区不卡牛牛| 欧美韩国日本一区| 综合久久一区二区三区| 亚洲一区二区三区自拍| 日韩影院在线观看| 久久69国产一区二区蜜臀| 国产乱人伦偷精品视频不卡| www.色精品| 欧美亚洲愉拍一区二区| 日韩一区二区中文字幕| 337p日本欧洲亚洲大胆精品| 国产电影精品久久禁18| 高清在线不卡av| 色哟哟亚洲精品| 欧美美女网站色| 欧美不卡123| 欧美国产国产综合| 亚洲国产欧美在线| 国内一区二区在线| 亚洲天堂精品在线观看| 午夜影院久久久| 国产米奇在线777精品观看| www.99精品| 51午夜精品国产| 国产欧美一区二区三区沐欲 | 国产日韩欧美麻豆| 国产精品国产三级国产aⅴ中文| 亚洲自拍与偷拍| 韩国女主播成人在线| 欧洲一区在线电影| 久久精品视频一区二区| 亚洲成人一区二区| 大白屁股一区二区视频| 精品视频在线免费| 亚洲国产精品精华液ab| 亚洲第一福利视频在线| 成人毛片视频在线观看| 欧美一区二区三区思思人| 亚洲欧美自拍偷拍色图| 蜜臀av亚洲一区中文字幕| 一道本成人在线| 亚洲毛片av在线| 国产精品一级在线| 91麻豆精品国产自产在线观看一区| 国产精品久久久久一区二区三区共 | 午夜欧美一区二区三区在线播放| 欧美高清一级片在线观看| 日韩激情视频在线观看| 色乱码一区二区三区88| 国产三级三级三级精品8ⅰ区| 午夜精品久久久久久| 91麻豆精品一区二区三区| 久久久亚洲高清| 蜜臀av性久久久久av蜜臀妖精 | 国产成人高清在线| 欧美一区二区三区公司| 亚洲综合免费观看高清完整版在线| 国产九色精品成人porny| 日韩一区二区三区四区| 午夜精品久久久久久久99水蜜桃| 99精品国产热久久91蜜凸| 久久精品一级爱片| 久久久久久日产精品| 精品亚洲aⅴ乱码一区二区三区| 欧美日韩一区三区四区| 一区二区三区自拍| 色哟哟一区二区在线观看| 综合久久久久久| 99国产精品国产精品久久| 国产精品午夜在线观看| 国产高清成人在线| 日韩限制级电影在线观看| 日本女人一区二区三区| 91精品免费在线观看| 美腿丝袜亚洲一区| 日韩免费性生活视频播放| 久久精品国产亚洲高清剧情介绍 | 日韩精品欧美成人高清一区二区| 欧美网站一区二区|