亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? GPIO通用I/O口DSP程序編制
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人免费毛片aaaaa**| 久久九九国产精品| 免费成人av在线播放| 亚洲精品大片www| 日韩一区中文字幕| 亚洲女性喷水在线观看一区| 亚洲欧美日韩小说| 1000部国产精品成人观看| 欧美激情一区二区三区在线| 中文字幕成人网| 精品福利在线导航| 精品剧情在线观看| 精品少妇一区二区三区免费观看| 色噜噜狠狠成人中文综合| 色婷婷综合久色| 欧美日韩国产在线播放网站| 欧美成人猛片aaaaaaa| 久久综合九色综合欧美98 | 国产区在线观看成人精品| 久久精品在这里| 中文字幕字幕中文在线中不卡视频| 一区二区三区中文免费| 婷婷综合久久一区二区三区| 精品中文字幕一区二区| 国产.欧美.日韩| 欧美婷婷六月丁香综合色| 3d动漫精品啪啪1区2区免费| 国产午夜精品理论片a级大结局| 中文字幕日韩一区二区| 亚洲一卡二卡三卡四卡五卡| 毛片av一区二区| av激情亚洲男人天堂| 欧美日韩在线播放一区| 精品av久久707| 亚洲综合区在线| 国产jizzjizz一区二区| 欧美三级午夜理伦三级中视频| 欧美成人伊人久久综合网| 成人欧美一区二区三区黑人麻豆 | 国产精品原创巨作av| 91在线看国产| 精品国产一区a| 亚洲影视在线观看| 国产精品一区久久久久| 欧美三级视频在线播放| 久久久久久电影| 日本欧美一区二区| 色欧美乱欧美15图片| 国产亚洲福利社区一区| 日韩一区精品字幕| 99精品黄色片免费大全| 精品国产免费一区二区三区香蕉| 亚洲乱码中文字幕| 国产东北露脸精品视频| 欧美人与性动xxxx| 亚洲裸体在线观看| 成人理论电影网| 国产日韩欧美制服另类| 老汉av免费一区二区三区| 在线观看欧美精品| 亚洲精品视频观看| 成人av资源在线| 久久久国产精品不卡| 日本欧美久久久久免费播放网| 在线观看日韩毛片| 亚洲色图欧洲色图| 99v久久综合狠狠综合久久| 国产日韩欧美不卡| 国产成人精品一区二区三区网站观看| 日韩欧美在线网站| 免费在线观看视频一区| 欧美性猛片aaaaaaa做受| 亚洲欧美激情在线| 91理论电影在线观看| 日韩毛片高清在线播放| 99久久国产综合精品色伊| 中文字幕一区二区三区视频| 成人免费视频视频| 国产精品免费aⅴ片在线观看| 国产黄色成人av| 国产欧美精品一区二区色综合| 国产精品乡下勾搭老头1| 久久久久久**毛片大全| 高清在线不卡av| 中文字幕一区二| 日本乱人伦一区| 午夜视频在线观看一区二区 | 午夜电影久久久| 5858s免费视频成人| 日韩激情视频在线观看| 91精品欧美久久久久久动漫| 久久精品国产99国产精品| 精品免费国产二区三区| 国产福利精品一区二区| 中文字幕在线不卡一区 | 欧美精品第一页| 激情综合色综合久久| 欧美激情在线看| 欧美性猛交xxxxxxxx| 婷婷综合在线观看| 久久九九久久九九| 91久久精品日日躁夜夜躁欧美| 日韩成人精品在线观看| 精品捆绑美女sm三区| 99久久伊人久久99| 丝袜亚洲另类欧美| 国产午夜三级一区二区三| 91视视频在线直接观看在线看网页在线看| 亚洲久草在线视频| 日韩亚洲欧美成人一区| 高清久久久久久| 三级亚洲高清视频| 国产精品欧美极品| 91精品久久久久久蜜臀| 成人爽a毛片一区二区免费| 亚洲成人av中文| 欧美经典一区二区三区| 欧美日韩在线播放三区四区| 成人免费视频caoporn| 日本中文在线一区| 亚洲视频在线一区二区| 精品久久人人做人人爽| 在线观看日韩国产| 国产99久久久久| 精品制服美女丁香| 亚洲第一av色| 亚洲丝袜自拍清纯另类| 精品国产精品网麻豆系列| 欧美性xxxxx极品少妇| 成人va在线观看| 国产成人免费9x9x人网站视频| 男人的j进女人的j一区| 亚洲猫色日本管| 国产精品国产三级国产| 26uuu精品一区二区三区四区在线 26uuu精品一区二区在线观看 | 欧美影院一区二区| 成人av在线资源网站| 另类小说色综合网站| 亚洲va天堂va国产va久| 亚洲日本成人在线观看| 国产欧美一区二区精品久导航| 日韩欧美一区二区视频| 欧美三级日韩在线| 91福利区一区二区三区| 99麻豆久久久国产精品免费优播| 国产+成+人+亚洲欧洲自线| 韩国午夜理伦三级不卡影院| 麻豆精品新av中文字幕| 日韩不卡在线观看日韩不卡视频| 亚洲6080在线| 午夜亚洲国产au精品一区二区| 亚洲成av人片一区二区三区| 亚洲福利视频一区二区| 亚洲综合丝袜美腿| 亚洲午夜激情av| 天天综合色天天综合| 亚洲激情自拍偷拍| 日韩伦理免费电影| 一区二区三区中文字幕精品精品| 亚洲乱码中文字幕| 亚洲国产中文字幕| 日韩国产欧美一区二区三区| 蜜桃视频免费观看一区| 麻豆成人免费电影| 国内精品免费**视频| 成人永久免费视频| 91欧美一区二区| 欧美系列在线观看| 欧美一区二区福利在线| 26uuu精品一区二区在线观看| 久久久夜色精品亚洲| 国产精品欧美一区喷水| 亚洲精品久久7777| 日韩综合小视频| 国产精品亚洲成人| 色狠狠一区二区| 欧美大片在线观看一区| 国产欧美一区二区精品性色 | 国产精品欧美一区喷水| 亚洲激情自拍偷拍| 日韩高清欧美激情| 国产精品一区二区视频| 一本久久精品一区二区| 91精品国产91热久久久做人人 | 欧美人狂配大交3d怪物一区| 欧美成人vps| 亚洲伦理在线免费看| 麻豆精品一二三| 色一情一乱一乱一91av| 日韩精品一区二区三区蜜臀| 亚洲四区在线观看| 久久国产福利国产秒拍| 色综合久久99| 国产日韩欧美高清在线| 亚洲成人免费av| www.亚洲在线| 精品日韩一区二区| 亚洲日本护士毛茸茸| 国内精品第一页| 51久久夜色精品国产麻豆|