亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? GPIO通用I/O口DSP程序編制
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
3d动漫精品啪啪| 国产一区二区三区在线观看免费 | 亚洲国产高清在线| 国产一区二区三区综合| 欧美激情一区二区三区| 国产69精品一区二区亚洲孕妇| 久久理论电影网| 成人精品视频一区二区三区| 国产精品久久久久三级| 色婷婷激情综合| 五月综合激情网| 日韩欧美精品在线视频| 国产成人午夜高潮毛片| 成人免费在线视频观看| 欧美亚洲国产一区在线观看网站| 日韩国产在线一| 精品少妇一区二区三区免费观看 | 欧美一区二区三区播放老司机| 久久精品国产精品青草| 久久久www免费人成精品| 成人综合婷婷国产精品久久蜜臀 | 欧美mv日韩mv| 99久久99久久综合| 无吗不卡中文字幕| 久久网站最新地址| 色综合久久久久久久| 蜜臂av日日欢夜夜爽一区| 欧美激情中文字幕| 欧美午夜精品久久久| 国产真实乱对白精彩久久| 亚洲三级在线免费| 日韩欧美成人午夜| 一本大道av一区二区在线播放| 日韩激情视频网站| 亚洲人亚洲人成电影网站色| 884aa四虎影成人精品一区| 成人晚上爱看视频| 日本美女一区二区三区| 国产精品久久久久久久久免费樱桃 | 91女人视频在线观看| 五月激情六月综合| ...xxx性欧美| 久久综合五月天婷婷伊人| 欧洲精品视频在线观看| 国产成人在线观看免费网站| 视频一区视频二区在线观看| 国产精品私人自拍| 日韩一级大片在线| 欧美日韩国产免费| 93久久精品日日躁夜夜躁欧美| 日本在线播放一区二区三区| 一区二区三区不卡视频在线观看| 国产日韩欧美综合一区| 日韩区在线观看| 欧美性色综合网| 99视频在线精品| 国产精品69毛片高清亚洲| 日韩中文字幕av电影| 1区2区3区精品视频| 久久婷婷国产综合精品青草| 制服视频三区第一页精品| 色婷婷国产精品| 97国产一区二区| 粉嫩蜜臀av国产精品网站| 精品亚洲porn| 青娱乐精品视频| 日韩不卡手机在线v区| 亚洲一区二区三区爽爽爽爽爽| 中文字幕一区二区三区在线观看 | 日韩亚洲欧美高清| 欧美午夜精品久久久| 色婷婷国产精品| 91久久精品日日躁夜夜躁欧美| av电影天堂一区二区在线观看| 粉嫩久久99精品久久久久久夜| 国产精品影视天天线| 久久精品国产免费| 国产综合色精品一区二区三区| 久久66热偷产精品| 加勒比av一区二区| 国产乱一区二区| 精品一区二区久久久| 九九久久精品视频| 狠狠色丁香久久婷婷综合丁香| 精品无人码麻豆乱码1区2区 | 黄页网站大全一区二区| 人人精品人人爱| 捆绑调教一区二区三区| 蜜臀久久99精品久久久画质超高清 | 欧美日韩黄视频| 欧美一区二区在线免费播放| 欧美一区二区三区视频在线| 欧美变态tickle挠乳网站| 久久精品夜夜夜夜久久| 国产精品污www在线观看| 国产精品久久久久久久浪潮网站| 亚洲欧美一区二区三区久本道91| 亚洲老司机在线| 日韩国产在线观看一区| 黄色小说综合网站| 波多野结衣在线一区| 99久久精品久久久久久清纯| 色综合久久六月婷婷中文字幕| 欧美午夜理伦三级在线观看| 在线综合视频播放| 2017欧美狠狠色| 亚洲色图色小说| 日韩福利视频网| 国产综合一区二区| 色天使久久综合网天天| 欧美精品aⅴ在线视频| 欧美tk—视频vk| 亚洲精品欧美在线| 蜜桃av噜噜一区| 成人av电影在线播放| 欧美日韩国产影片| 国产欧美一区二区三区鸳鸯浴| 依依成人综合视频| 国产在线精品免费| 在线观看免费亚洲| 久久久国产精品麻豆| 亚洲高清免费视频| 国产成人午夜精品5599| 欧美日韩在线播放三区| 久久亚洲一区二区三区四区| 亚洲精品精品亚洲| 黄色日韩网站视频| 日本高清不卡一区| 久久免费精品国产久精品久久久久 | 久久国产精品免费| 成人福利视频在线看| 91精品国产综合久久精品麻豆 | 精品国产乱码久久久久久影片| 中文字幕一区二区三区在线观看 | 久久色视频免费观看| 亚洲一区视频在线| 成人av网站大全| 日韩女优制服丝袜电影| 一区二区三区高清在线| 国产成人综合在线播放| 91精品婷婷国产综合久久性色| 最新高清无码专区| 国产专区欧美精品| 欧美一区二区精品在线| 亚洲午夜久久久久久久久电影院| 粗大黑人巨茎大战欧美成人| 精品国产一区二区亚洲人成毛片| 一区二区三区四区在线免费观看| 国产精品123| 久久综合色播五月| 另类人妖一区二区av| 欧美一区二区视频在线观看2022 | 亚洲色图欧美激情| 成人丝袜视频网| 国产亚洲欧美一区在线观看| 免费在线视频一区| 欧美夫妻性生活| 天天色天天操综合| 欧美午夜宅男影院| 亚洲国产精品麻豆| 欧美在线综合视频| 亚洲人成网站色在线观看| 成人福利视频网站| 国产清纯美女被跳蛋高潮一区二区久久w | 亚洲国产精品人人做人人爽| 欧洲在线/亚洲| 亚洲一区二区视频在线| 日本二三区不卡| 亚洲尤物视频在线| 欧美日韩综合不卡| 午夜精品福利一区二区三区av| 在线观看日韩电影| 亚洲成a人v欧美综合天堂下载 | 午夜精品一区二区三区免费视频 | 亚洲精品成a人| 91女厕偷拍女厕偷拍高清| 亚洲精品免费在线观看| 色天天综合久久久久综合片| 一区二区免费视频| 91麻豆精品91久久久久久清纯| 日韩高清不卡一区| 精品久久久久久无| 成人深夜视频在线观看| 亚洲精品一卡二卡| 欧美日韩一二三| 久久成人精品无人区| 久久一二三国产| 91亚洲大成网污www| 亚洲精品国产精品乱码不99| 欧美日韩精品欧美日韩精品| 久久国产视频网| 亚洲国产精品精华液2区45| www.亚洲色图| 亚洲午夜羞羞片| 精品国产免费久久| 99久久伊人精品| 亚洲成a人片综合在线| 337p日本欧洲亚洲大胆色噜噜| av综合在线播放| 天天综合网天天综合色|