亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI的2812的TIMER的調試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色哟哟一区二区在线观看| av在线不卡电影| 天堂资源在线中文精品| 综合分类小说区另类春色亚洲小说欧美 | 91视视频在线观看入口直接观看www | 久久久亚洲精品一区二区三区| 91精品国产综合久久福利软件| 欧美少妇xxx| 欧美男女性生活在线直播观看| 欧美日韩免费高清一区色橹橹| 欧美日韩免费一区二区三区视频| 91久久精品一区二区| 欧美日韩一级大片网址| 欧美一区二区免费视频| www国产成人免费观看视频 深夜成人网 | 午夜精品久久久久久久 | 久久一区二区三区四区| 国产欧美中文在线| 亚洲精品久久久蜜桃| 亚洲午夜一二三区视频| 麻豆久久久久久久| 成人免费电影视频| 欧美亚洲国产一区二区三区| 欧美日韩国产片| 久久亚洲二区三区| 亚洲欧美在线另类| 亚洲成人动漫一区| 国产一区二区在线电影| 99热在这里有精品免费| 欧美日韩电影在线播放| 国产三级精品视频| 亚洲午夜影视影院在线观看| 国产精一品亚洲二区在线视频| 99国产精品一区| 欧美一区二区视频在线观看2020 | 26uuu亚洲婷婷狠狠天堂| 亚洲国产高清aⅴ视频| 一区二区三区四区五区视频在线观看 | 中文字幕制服丝袜一区二区三区| 亚洲va在线va天堂| 国产成人免费在线观看| 欧美三区免费完整视频在线观看| 久久久久一区二区三区四区| 亚洲成av人片一区二区三区| 成人性生交大片免费看在线播放| 在线成人高清不卡| 自拍偷拍亚洲激情| 精品一区二区三区视频在线观看| 国产传媒日韩欧美成人| 欧美一区二区三区系列电影| 亚洲综合一区二区三区| 国产**成人网毛片九色| 欧美一级国产精品| 一区二区三区国产精品| 成人综合婷婷国产精品久久蜜臀 | 欧美日韩黄色一区二区| 亚洲视频小说图片| 国产激情一区二区三区桃花岛亚洲 | 99久久国产综合精品女不卡| 久久综合九色综合97_久久久| 亚洲国产美女搞黄色| 国产成人一级电影| 国产精品免费免费| 国产一区久久久| 日韩精品一区二区三区在线| 丝袜美腿亚洲一区| 欧美日韩在线播放一区| 一区二区日韩av| 色94色欧美sute亚洲13| 亚洲美女一区二区三区| 色综合网色综合| 亚洲欧美日韩人成在线播放| 99久久99精品久久久久久| 国产精品欧美一级免费| 成人免费视频app| 国产女主播在线一区二区| 国产精品正在播放| 日本一区二区在线不卡| 国产aⅴ综合色| 中文字幕一区在线观看| 一本大道综合伊人精品热热| 亚洲人成精品久久久久| 欧美性生活影院| 日本亚洲视频在线| 精品国产伦一区二区三区观看体验| 日本va欧美va瓶| 精品国产露脸精彩对白| 成人精品在线视频观看| 亚洲狠狠丁香婷婷综合久久久| 在线一区二区三区四区五区| 亚洲国产视频在线| 91精品国产综合久久久蜜臀图片| 看电视剧不卡顿的网站| 国产欧美中文在线| 日本韩国欧美三级| 爽好久久久欧美精品| 欧美精品一区二区三区蜜桃视频 | 国产精品国模大尺度视频| 99精品视频免费在线观看| 有坂深雪av一区二区精品| 欧美日韩在线综合| 国产毛片精品国产一区二区三区| 国产精品免费久久| 欧美日韩国产美| 国产成人精品影视| 亚洲一卡二卡三卡四卡无卡久久| 欧美xingq一区二区| 97se亚洲国产综合自在线不卡| 亚洲va国产va欧美va观看| 亚洲精品一区二区三区香蕉| 91美女在线观看| 韩国成人精品a∨在线观看| **性色生活片久久毛片| 日韩欧美国产综合在线一区二区三区| 国产高清视频一区| 三级久久三级久久久| 欧美激情在线观看视频免费| 欧美色中文字幕| 粗大黑人巨茎大战欧美成人| 日韩精品每日更新| 国产精品久久一级| 精品99999| 在线播放欧美女士性生活| jlzzjlzz欧美大全| 极品少妇xxxx精品少妇偷拍 | 国产清纯在线一区二区www| 欧美日韩激情一区二区| 99久久久国产精品| 国产成人在线视频网站| 免费欧美高清视频| 夜夜嗨av一区二区三区网页 | 亚洲成a人片综合在线| 国产精品三级av| 久久综合色之久久综合| 欧美一卡二卡在线| 欧美在线播放高清精品| 92精品国产成人观看免费| 国产成人高清视频| 美女免费视频一区二区| 日韩av午夜在线观看| 亚洲一级片在线观看| 亚洲国产毛片aaaaa无费看 | 91行情网站电视在线观看高清版| 国产精品一区二区在线播放| 久久国产尿小便嘘嘘| 日韩vs国产vs欧美| 免费一级片91| 免费的成人av| 捆绑紧缚一区二区三区视频| 欧美96一区二区免费视频| 青青草91视频| 美国欧美日韩国产在线播放| 久久不见久久见免费视频1| 免费在线观看一区二区三区| 免费日本视频一区| 国产在线国偷精品免费看| 久久99这里只有精品| 国产伦精品一区二区三区免费| 激情文学综合网| 成人毛片老司机大片| 99精品欧美一区二区三区小说 | 欧美电影免费观看高清完整版在线 | 国产一二精品视频| 国产精品一卡二卡| 成人激情午夜影院| 97久久超碰国产精品电影| 日本精品一区二区三区高清| 欧美另类变人与禽xxxxx| 日韩免费高清av| 国产日韩欧美电影| 综合网在线视频| 性做久久久久久| 久久国产麻豆精品| 国产成人福利片| 欧美日本免费一区二区三区| 精品久久免费看| 亚洲欧洲日本在线| 日韩av一区二区三区| 国产成a人亚洲精| 欧美色倩网站大全免费| 精品国产三级电影在线观看| 国产精品久久久久永久免费观看| 亚洲福利国产精品| 国产伦精品一区二区三区免费迷 | 国产综合成人久久大片91| 本田岬高潮一区二区三区| 欧美日韩激情在线| 国产精品每日更新| 日日噜噜夜夜狠狠视频欧美人| 国产精品资源在线观看| 色老汉一区二区三区| 久久综合五月天婷婷伊人| 亚洲一卡二卡三卡四卡| 国产成人福利片| 日韩亚洲欧美高清| 亚洲国产一区二区三区| 成人a区在线观看| 欧美一二三区在线观看| 亚洲精品自拍动漫在线| 国产在线视频不卡二|