亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI的2812的TIMER的調(diào)試程序
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
7777精品伊人久久久大香线蕉经典版下载 | 欧美日韩的一区二区| 日韩毛片在线免费观看| 99视频一区二区| 亚洲欧洲一区二区在线播放| 91在线观看视频| 午夜欧美一区二区三区在线播放| 91麻豆精品国产91久久久更新时间 | 亚洲大片精品永久免费| 欧美狂野另类xxxxoooo| 看电影不卡的网站| 久久综合丝袜日本网| 成人福利在线看| 亚洲柠檬福利资源导航| 欧美精品日韩一区| 狠狠色丁香久久婷婷综合丁香| 久久久久久免费网| 91丨porny丨国产入口| 亚洲国产一区二区三区青草影视| 欧美卡1卡2卡| 黄色日韩三级电影| 亚洲精品高清在线| 日韩三级电影网址| av爱爱亚洲一区| 日韩vs国产vs欧美| 中国av一区二区三区| 欧美在线影院一区二区| 韩国女主播成人在线观看| 亚洲欧洲99久久| 5858s免费视频成人| 福利一区福利二区| 亚洲444eee在线观看| 国产亚洲女人久久久久毛片| 在线观看免费成人| 国产麻豆欧美日韩一区| 中文字幕亚洲区| 777午夜精品免费视频| 九色综合狠狠综合久久| 亚洲视频一区二区在线观看| 5月丁香婷婷综合| 成人小视频免费在线观看| 国产精品99久久久久久久vr| 中文字幕日本乱码精品影院| 日韩欧美美女一区二区三区| 91女厕偷拍女厕偷拍高清| 美女mm1313爽爽久久久蜜臀| 亚洲另类色综合网站| 精品免费视频.| 在线观看一区不卡| 成人国产精品免费观看| 狠狠色狠狠色合久久伊人| 亚洲图片欧美色图| 国产精品国产自产拍在线| 日韩午夜小视频| 欧美综合一区二区| 国产成人免费视频网站高清观看视频| 亚洲成人一区在线| 中文字幕一区三区| 久久免费视频一区| 日韩一区二区三区免费看| 色系网站成人免费| 成人高清视频免费观看| 国产综合色产在线精品| 青青草91视频| 偷拍日韩校园综合在线| 一区二区三区视频在线看| 国产精品系列在线| 久久精品亚洲麻豆av一区二区| 91精品国产综合久久婷婷香蕉| 91福利精品第一导航| 91免费在线看| 色综合天天综合网天天狠天天 | 中文字幕亚洲一区二区va在线| 久久网站热最新地址| 精品久久人人做人人爽| 日韩免费观看2025年上映的电影| 91精品国产色综合久久不卡蜜臀| 欧美视频一二三区| 欧美午夜精品久久久久久孕妇| 色婷婷久久综合| 欧美吞精做爰啪啪高潮| 在线观看不卡一区| 欧美日韩在线一区二区| 欧美在线观看一区二区| 欧美视频一二三区| 制服丝袜国产精品| 欧美剧情片在线观看| 欧美一区二区三区视频免费| 日韩一区二区精品在线观看| 日韩三级中文字幕| 有码一区二区三区| 亚洲国产精品一区二区www在线| 亚洲成人精品在线观看| 亚洲福利一区二区| 日韩高清在线一区| 黑人巨大精品欧美黑白配亚洲| 国产一区二区网址| av成人动漫在线观看| 欧美午夜一区二区| 欧美一区二区免费视频| 欧美精品一区二区高清在线观看| 国产女人水真多18毛片18精品视频| 中文字幕一区二区三区乱码在线| 一区二区三区四区高清精品免费观看| 五月天国产精品| 狠狠色2019综合网| 91欧美激情一区二区三区成人| 欧美日本一区二区三区| 26uuu久久天堂性欧美| 国产精品日产欧美久久久久| 一区二区三区中文在线| 美美哒免费高清在线观看视频一区二区| 精品亚洲国产成人av制服丝袜| 国产成人免费9x9x人网站视频| 在线视频中文字幕一区二区| 日韩欧美资源站| 成人欧美一区二区三区白人 | 亚洲精品免费看| 捆绑紧缚一区二区三区视频| 91在线视频免费观看| 日韩一区二区视频在线观看| 国产精品白丝在线| 秋霞影院一区二区| 一本久久a久久精品亚洲| 日韩一级欧美一级| 亚洲精品免费一二三区| 国产一区二区伦理片| 91高清视频免费看| 国产亚洲欧美日韩日本| 日本中文字幕一区二区有限公司| 波多野结衣亚洲一区| 日韩欧美亚洲国产另类 | 精品国产乱码久久久久久图片| 亚洲日本va在线观看| 国模冰冰炮一区二区| 欧美系列亚洲系列| 亚洲精品在线免费观看视频| 亚洲最新视频在线观看| 福利一区福利二区| 亚洲精品一区二区三区四区高清| 亚洲一区二区在线视频| 国产a区久久久| 欧美成人精品3d动漫h| 亚洲欧美偷拍另类a∨色屁股| 国产一区二区三区久久久| 欧美日韩三级一区| 亚洲激情综合网| 成人av手机在线观看| 久久久国产精品不卡| 七七婷婷婷婷精品国产| 欧美日韩在线一区二区| 日韩毛片一二三区| 成人综合激情网| 久久久久国产精品麻豆| 全国精品久久少妇| 欧美日韩三级在线| 午夜成人免费电影| 欧美日韩黄视频| 亚洲成人av一区二区| 在线看国产一区二区| 亚洲免费大片在线观看| 99久久精品99国产精品| 国产精品狼人久久影院观看方式| 国产成人自拍高清视频在线免费播放| 日韩免费视频一区二区| 美女一区二区三区在线观看| 7777精品伊人久久久大香线蕉经典版下载 | 91香蕉视频mp4| 1区2区3区国产精品| 9i看片成人免费高清| 日韩毛片视频在线看| 91久久香蕉国产日韩欧美9色| 中文字幕在线不卡| 99久久精品国产一区| 中文字幕中文字幕中文字幕亚洲无线| 成人av网站大全| 亚洲综合一二三区| 欧美高清视频不卡网| 美脚の诱脚舐め脚责91| 久久久久久亚洲综合影院红桃| 粉嫩一区二区三区性色av| 国产精品美女www爽爽爽| 日韩精品一区二区三区蜜臀| 激情综合色丁香一区二区| 久久久久久久综合色一本| 成人毛片在线观看| 亚洲一区在线看| 欧美一区二区私人影院日本| 九九九久久久精品| 国产香蕉久久精品综合网| 99精品久久只有精品| 亚洲一区在线观看免费观看电影高清| 欧美日韩国产一级片| 久久国产精品色婷婷| 国产精品天美传媒沈樵| 欧美综合一区二区三区| 经典三级在线一区| 成人免费在线观看入口| 欧美日韩国产综合一区二区| 国产综合久久久久影院|