亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? ccs平臺上使用的內存檢測程序
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕一区视频| 亚洲精品一区二区三区蜜桃下载| 一区二区三区免费在线观看| 91在线云播放| 亚洲午夜精品在线| 91精品免费在线| 久久av资源站| 中文字幕免费不卡在线| 91麻豆免费视频| 肉色丝袜一区二区| 久久先锋影音av鲁色资源| 成人国产精品视频| 亚洲免费在线电影| 日韩一区二区精品在线观看| 国产精品中文字幕欧美| 亚洲人精品午夜| 欧美人妖巨大在线| 国产精品影视在线| 亚洲高清免费在线| 久久久久久综合| 欧美亚洲国产一区二区三区va| 日韩va亚洲va欧美va久久| 国产欧美一区二区精品性色| 欧美亚洲综合网| 国内成人免费视频| 一区二区三区产品免费精品久久75| 欧美精品九九99久久| 国产在线精品一区在线观看麻豆| 亚洲另类春色校园小说| 欧美一级一区二区| 91麻豆免费视频| 国精品**一区二区三区在线蜜桃| 亚洲乱码国产乱码精品精的特点 | 亚洲午夜久久久久久久久久久| 日韩一区二区麻豆国产| 色婷婷亚洲综合| 国产精品一二一区| 人人精品人人爱| 亚洲日本在线a| 26uuu国产一区二区三区| 欧美在线一区二区三区| 成人禁用看黄a在线| 日韩av一级片| 一区二区三区色| 国产欧美1区2区3区| 日韩一区二区免费在线观看| 色呦呦网站一区| 成人午夜大片免费观看| 秋霞av亚洲一区二区三| 一区二区三区在线免费视频| 国产精品视频九色porn| 日韩欧美国产一区二区在线播放| 一本大道久久a久久综合| 国产成人精品亚洲777人妖| 久久精品国产免费看久久精品| 亚洲综合在线视频| 亚洲欧美电影一区二区| 日本一区二区三区dvd视频在线| 欧美一区二区三区四区五区| 在线精品视频免费播放| 99精品偷自拍| 成人国产一区二区三区精品| 国产精品2024| 国产在线不卡一区| 另类成人小视频在线| 日韩精品电影一区亚洲| 亚洲国产人成综合网站| 亚洲精品国产第一综合99久久| 中文字幕欧美日韩一区| 欧美激情一区二区三区四区| 久久一区二区三区国产精品| 久久影院电视剧免费观看| 日韩精品中文字幕在线不卡尤物| 9191久久久久久久久久久| 欧美日韩欧美一区二区| 在线观看91精品国产入口| 欧美系列日韩一区| 欧美日韩视频在线观看一区二区三区| 色婷婷av一区二区三区之一色屋| 91小视频在线| 91高清视频免费看| 欧美在线小视频| 欧美日韩综合在线| 91麻豆精品国产综合久久久久久| 91精品国产一区二区人妖| 欧美一区二区三区成人| 日韩女优毛片在线| 久久久久久久综合日本| 欧美高清在线视频| 亚洲欧美偷拍三级| 亚洲精品久久久久久国产精华液| 一区二区三区不卡视频| 日韩高清一级片| 蜜臀av在线播放一区二区三区| 国产真实乱偷精品视频免| 国产成a人亚洲| 日本道精品一区二区三区| 欧美二区在线观看| 日韩精品一区二| 国产精品不卡在线| 天天综合网天天综合色| 久久精品国产色蜜蜜麻豆| 成人中文字幕合集| 欧美三级乱人伦电影| 精品欧美久久久| 国产精品久久久久7777按摩| 一区二区三区影院| 另类小说综合欧美亚洲| av一区二区久久| 欧美精品v日韩精品v韩国精品v| 欧美va亚洲va国产综合| 国产精品美女久久久久aⅴ国产馆| 亚洲精品成人悠悠色影视| 日本va欧美va精品| 99精品视频一区二区三区| 3atv一区二区三区| 亚洲人精品一区| 开心九九激情九九欧美日韩精美视频电影| 国产成人精品免费在线| 精品1区2区3区| 国产日韩综合av| 性久久久久久久久久久久| 国产福利一区二区三区视频| 欧美主播一区二区三区美女| 久久精品视频免费| 午夜欧美电影在线观看| av成人动漫在线观看| 欧美岛国在线观看| 亚洲一区在线观看视频| 成人性生交大片免费看在线播放| 欧美美女bb生活片| 中文字幕一区二区三| 久久精品国产亚洲aⅴ| 欧美丝袜第三区| 中文字幕av一区 二区| 美女视频一区在线观看| 欧美性受xxxx| 中文字幕一区二区三区蜜月 | 久久色在线视频| 婷婷久久综合九色综合绿巨人| 本田岬高潮一区二区三区| 欧美成人免费网站| 日韩在线卡一卡二| 欧美影视一区二区三区| 中文字幕中文乱码欧美一区二区 | 无吗不卡中文字幕| 91在线看国产| 日本视频在线一区| 日本中文字幕一区二区视频| 欧美不卡视频一区| 亚洲午夜在线视频| 91蜜桃视频在线| 国产精品国产三级国产普通话99| 亚洲国产精品久久不卡毛片| 精品国产一区二区三区久久影院| 日本在线不卡视频| 日韩精品一区二区三区四区 | 国产高清在线精品| 国产91对白在线观看九色| 日韩欧美黄色影院| 蜜桃av一区二区三区| 欧美高清hd18日本| 秋霞av亚洲一区二区三| 欧美一区二区久久久| 日本在线不卡视频一二三区| 7777女厕盗摄久久久| 捆绑调教一区二区三区| 日韩亚洲欧美在线| 裸体在线国模精品偷拍| www一区二区| 国产精品18久久久久| 久久精品视频免费| 成人免费视频视频在线观看免费| 国产精品免费网站在线观看| aaa亚洲精品| 一区二区高清在线| 91精品国产综合久久精品图片| 日本视频中文字幕一区二区三区| 日韩免费高清av| 国产精品一卡二| 亚洲欧美日韩中文播放| 欧美在线免费观看视频| 青青草97国产精品免费观看| 欧美精品一区二区三区高清aⅴ| 国产精品911| 亚洲精品日韩综合观看成人91| 欧美三级电影在线观看| 久久aⅴ国产欧美74aaa| 国产清纯白嫩初高生在线观看91 | 国产高清在线精品| 日韩美女啊v在线免费观看| 91极品美女在线| 免费欧美在线视频| 中文字幕av一区二区三区免费看 | 91亚洲精品久久久蜜桃网站 | 国产日韩欧美不卡在线| 99久久精品国产导航| 亚洲国产va精品久久久不卡综合| 日韩精品中午字幕| 91色综合久久久久婷婷|