亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? ccs平臺(tái)上使用的內(nèi)存檢測程序
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
视频一区二区三区在线| 国产做a爰片久久毛片| 精品国产区一区| 色综合天天天天做夜夜夜夜做| 日韩高清欧美激情| 最新国产成人在线观看| 精品99一区二区三区| 欧美三级三级三级爽爽爽| 成人美女在线视频| 日本v片在线高清不卡在线观看| 国产精品乱码久久久久久| 精品国产伦一区二区三区观看方式| 色偷偷一区二区三区| 成人免费视频一区| 国产一区二区视频在线播放| 日韩在线播放一区二区| 亚洲一区二区成人在线观看| 中文字幕免费不卡在线| 精品国产亚洲在线| 欧美大片拔萝卜| 欧美另类高清zo欧美| 色综合久久久网| 北岛玲一区二区三区四区 | 精品午夜久久福利影院| 午夜伊人狠狠久久| 一区二区三区不卡在线观看| 亚洲少妇屁股交4| 国产精品三级av| 中文字幕一区av| 国产精品三级视频| 国产精品二三区| 中文字幕高清不卡| 中文字幕在线一区二区三区| 中文字幕欧美三区| 国产精品国产三级国产aⅴ入口 | 中文字幕第一页久久| 国产日产精品1区| 中文字幕乱码亚洲精品一区 | 亚洲精品欧美二区三区中文字幕| 亚洲国产精品精华液2区45| 日本一区免费视频| 国产精品盗摄一区二区三区| 成人免费在线播放视频| 亚洲欧美一区二区不卡| 夜色激情一区二区| 日韩影院精彩在线| 久久91精品久久久久久秒播| 狠狠色丁香久久婷婷综合丁香| 国产一区二区看久久| 大桥未久av一区二区三区中文| 成人黄色在线看| 91麻豆免费观看| 欧美日韩在线播放| 日韩免费性生活视频播放| 久久九九全国免费| 亚洲视频一二三| 午夜影院在线观看欧美| 国内精品国产三级国产a久久| 国产精品一区二区久久精品爱涩| 床上的激情91.| 色婷婷综合久久久久中文一区二区| 欧美色倩网站大全免费| 日韩精品一区二区三区视频播放| 久久人人97超碰com| 国产日韩欧美a| 亚洲一本大道在线| 久久99热狠狠色一区二区| 成人av免费在线| 欧美日韩mp4| 国产清纯在线一区二区www| 亚洲人成人一区二区在线观看| 亚洲电影中文字幕在线观看| 久久精品国产久精国产爱| 国产成人自拍在线| 欧美日韩一区高清| 精品av久久707| 一区二区三区在线播放| 黄页网站大全一区二区| 91免费看`日韩一区二区| 欧美一区二区二区| 国产精品丝袜久久久久久app| 午夜精品成人在线视频| 国产乱对白刺激视频不卡| 一本到不卡免费一区二区| 精品久久国产字幕高潮| 亚洲日本va午夜在线影院| 久久国产视频网| 色综合网站在线| 国产亚洲人成网站| 天堂va蜜桃一区二区三区漫画版| 国产激情精品久久久第一区二区| 日本国产一区二区| 欧美国产精品v| 麻豆成人免费电影| 91高清视频在线| 国产午夜精品一区二区| 免费成人av在线播放| 91影院在线观看| 国产性天天综合网| 免费观看久久久4p| 欧美在线制服丝袜| 综合色中文字幕| 国产不卡高清在线观看视频| 日韩一区二区三区电影在线观看 | 激情深爱一区二区| 欧美影视一区在线| 中文字幕一区日韩精品欧美| 老司机一区二区| 51精品视频一区二区三区| 亚洲最色的网站| av色综合久久天堂av综合| 久久亚洲精品国产精品紫薇| 天天色天天操综合| 91高清在线观看| 亚洲精品第1页| 99久久综合国产精品| 国产亚洲欧美一区在线观看| 久久爱www久久做| 日韩一区二区三区视频在线观看| 三级久久三级久久| 欧美日韩综合一区| 亚洲午夜三级在线| 欧美午夜片在线看| 亚洲综合999| 欧美性大战久久久| 一区二区理论电影在线观看| 色狠狠综合天天综合综合| 最新高清无码专区| 色综合久久88色综合天天| 亚洲男人天堂一区| 欧美亚洲国产怡红院影院| 亚洲精品久久久久久国产精华液| 99精品视频一区二区三区| 亚洲欧洲精品天堂一级| av亚洲精华国产精华精华| 亚洲欧洲日产国产综合网| av亚洲产国偷v产偷v自拍| 亚洲色图都市小说| 欧美三级电影在线观看| 天堂va蜜桃一区二区三区| 日韩一级成人av| 精品综合免费视频观看| 精品粉嫩超白一线天av| 国产精品亚洲综合一区在线观看| 久久久久国产免费免费| 国产福利一区在线观看| 国产精品午夜在线| 91亚洲精品久久久蜜桃网站| 亚洲福中文字幕伊人影院| 欧美精品 国产精品| 久久99精品国产麻豆婷婷洗澡| 欧美精品一区二区久久久| 国产成人免费在线观看| 亚洲激情第一区| 91精品国产免费久久综合| 国产麻豆一精品一av一免费 | 蜜桃传媒麻豆第一区在线观看| 欧美一区二区视频在线观看| 激情综合色播激情啊| 欧美国产精品劲爆| 欧美亚洲自拍偷拍| 伦理电影国产精品| 《视频一区视频二区| 欧美日本一区二区| 国产一区二区三区在线观看免费视频| 国产丝袜欧美中文另类| 色综合视频在线观看| 美女脱光内衣内裤视频久久影院| 久久久久亚洲蜜桃| 91国产免费看| 国产麻豆91精品| 亚洲美女淫视频| 精品免费一区二区三区| 91在线观看美女| 美女久久久精品| 亚洲久草在线视频| 精品国产一区二区三区不卡| 99精品一区二区| 久久97超碰国产精品超碰| 亚洲日本va午夜在线电影| 日韩一二在线观看| 91视频一区二区| 狠狠色丁香久久婷婷综合_中 | 在线亚洲一区二区| 蜜臀av一区二区在线免费观看| 国产三级三级三级精品8ⅰ区| 在线一区二区三区四区五区| 麻豆精品一区二区三区| 伊人夜夜躁av伊人久久| 久久久不卡网国产精品二区 | 日韩欧美激情四射| 色偷偷一区二区三区| 国产伦精品一区二区三区视频青涩| 亚洲三级在线免费| 久久综合久色欧美综合狠狠| 欧美性色黄大片手机版| 成人国产精品免费网站| 激情五月婷婷综合| 无码av中文一区二区三区桃花岛| 国产女人18水真多18精品一级做|