亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? ccs平臺
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕精品综合| 亚洲欧美另类久久久精品2019| 日本一区二区三区电影| 亚洲综合免费观看高清完整版在线| 激情综合色综合久久综合| 91在线观看成人| 久久一留热品黄| 亚洲午夜久久久久久久久电影网 | 欧美视频中文字幕| 久久久无码精品亚洲日韩按摩| 亚洲午夜精品一区二区三区他趣| 国产高清视频一区| 日韩视频在线你懂得| 亚洲一区二区欧美| 91在线一区二区三区| 精品国产乱码久久久久久1区2区 | 欧美精品久久久久久久久老牛影院| 国产精品视频九色porn| 久久精品国产一区二区三| 欧美精品在线观看一区二区| 亚洲免费观看高清完整版在线观看 | 国产精品一区专区| 6080日韩午夜伦伦午夜伦| 一区二区三区丝袜| 色天使久久综合网天天| 国产精品传媒入口麻豆| 国产黄色91视频| 国产无一区二区| 国产xxx精品视频大全| 精品99一区二区| 国产在线播放一区三区四| 精品黑人一区二区三区久久| 激情六月婷婷久久| 久久综合色综合88| 国产一区视频网站| 日本一区二区三区久久久久久久久不| 狠狠色丁香婷综合久久| 久久综合久色欧美综合狠狠| 激情欧美一区二区三区在线观看| www国产成人免费观看视频 深夜成人网| 欧美aⅴ一区二区三区视频| 欧美一区二区三区的| 乱中年女人伦av一区二区| 欧美一二三区在线| 精品一区二区免费看| 久久精品一区二区三区av | 秋霞电影一区二区| 日韩欧美中文一区二区| 九九热在线视频观看这里只有精品| 亚洲精品一线二线三线无人区| 国产高清成人在线| 亚洲婷婷国产精品电影人久久| 欧美最猛黑人xxxxx猛交| 天堂一区二区在线| 久久久三级国产网站| av电影天堂一区二区在线 | 国产98色在线|日韩| 国产精品久久久久一区二区三区| 99re视频精品| 日本特黄久久久高潮| 国产亚洲短视频| 欧美亚洲一区二区在线| 天天影视网天天综合色在线播放| 26uuu亚洲婷婷狠狠天堂| 成人国产电影网| 日韩成人精品视频| 国产亚洲精品资源在线26u| 色婷婷国产精品| 美女一区二区在线观看| 中文字幕一区二区在线观看| 欧美日韩国产美女| 国产999精品久久久久久| 亚洲成人黄色影院| 国产精品乱码一区二三区小蝌蚪| 欧美日韩国产首页| 成人av免费在线| 美女免费视频一区| 亚洲欧美成aⅴ人在线观看| 日韩精品一区在线| 欧美综合欧美视频| 成人91在线观看| 久久精品国产一区二区三区免费看 | 美女性感视频久久| 综合激情网...| 精品国产免费一区二区三区香蕉| 色网站国产精品| www.欧美日韩国产在线| 老司机免费视频一区二区三区| 亚洲影院理伦片| 国产精品久久久久久久蜜臀| 日韩精品一区二区在线| 欧美最新大片在线看| 不卡的av电影在线观看| 国产成人免费在线观看不卡| 毛片av中文字幕一区二区| 亚洲精品亚洲人成人网| 久久精品人人爽人人爽| 精品国产伦一区二区三区观看方式| 欧美日韩精品免费| 欧美亚洲高清一区二区三区不卡| 波波电影院一区二区三区| 国产乱码精品一区二区三区五月婷 | 国产剧情在线观看一区二区| 日韩电影免费一区| 丝瓜av网站精品一区二区| 亚洲自拍欧美精品| 一区二区三区毛片| 亚洲美女淫视频| 亚洲女性喷水在线观看一区| 国产精品嫩草99a| 国产欧美日韩精品a在线观看| 精品久久久久久久人人人人传媒| 日韩一区二区麻豆国产| 538prom精品视频线放| 欧美日韩一区二区在线观看视频| 色婷婷亚洲精品| 欧美少妇性性性| 欧美日韩高清一区| 51精品国自产在线| 91精品国产色综合久久不卡电影| 91精品免费在线观看| 日韩亚洲欧美在线观看| 欧美成人vps| 欧美激情在线一区二区三区| 日本一区二区三区在线观看| 国产精品福利av| 亚洲毛片av在线| 亚洲国产精品久久人人爱蜜臀| 亚洲自拍都市欧美小说| 视频一区二区不卡| 狠狠色狠狠色综合系列| 高清不卡一区二区| 91丨porny丨在线| 678五月天丁香亚洲综合网| 26uuu精品一区二区在线观看| 国产欧美一区二区精品忘忧草| 国产精品二三区| 午夜精品久久一牛影视| 老司机一区二区| 95精品视频在线| 欧美精品自拍偷拍| 日本一区二区三级电影在线观看| 亚洲天堂免费在线观看视频| 午夜影视日本亚洲欧洲精品| 久久99精品国产麻豆婷婷| 成人a免费在线看| 欧美日韩国产经典色站一区二区三区| 91精品国产91久久久久久一区二区 | 亚洲制服丝袜av| 青青草国产成人av片免费| 国产成人精品亚洲777人妖| 欧美在线一二三| 久久久影视传媒| 亚洲综合激情网| 国产 日韩 欧美大片| 欧美日韩国产免费一区二区| 国产欧美一区二区精品性色| 午夜天堂影视香蕉久久| 丁香激情综合五月| 欧美特级限制片免费在线观看| 久久综合久久综合久久综合| 亚洲国产你懂的| 成人黄色av网站在线| 欧美精品亚洲二区| 成人免费在线视频观看| 狠狠色2019综合网| 欧美视频一区二区在线观看| 国产精品色眯眯| 蜜桃av噜噜一区| 欧美四级电影网| 国产精品久久久一本精品| 韩国三级电影一区二区| 欧美日韩成人激情| 亚洲欧美日韩一区二区三区在线观看| 久久99久国产精品黄毛片色诱| 91精品福利在线| 中文字幕精品综合| 国产一区视频在线看| 日韩欧美国产wwwww| 舔着乳尖日韩一区| 欧美三级一区二区| 亚洲嫩草精品久久| av电影天堂一区二区在线| 久久久www免费人成精品| 青青草精品视频| 欧美一区二区三区性视频| 亚洲国产精品久久人人爱蜜臀| 色综合亚洲欧洲| 1024国产精品| 91香蕉视频黄| 综合网在线视频| 成人av网站在线观看免费| 国产亚洲午夜高清国产拍精品 | av成人免费在线| 中文字幕人成不卡一区| 国产成人综合精品三级| 国产亚洲精久久久久久| 国产91丝袜在线播放| 日本一区二区三区四区在线视频| 福利91精品一区二区三区|