亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? ccs平臺(tái)
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
jizz一区二区| 精品在线免费视频| 91视频.com| 亚洲视频一区在线| 色94色欧美sute亚洲线路一久| 亚洲男同性视频| 在线欧美小视频| 免费在线观看一区二区三区| 久久亚洲精精品中文字幕早川悠里| 国产米奇在线777精品观看| 亚洲国产精品成人久久综合一区| zzijzzij亚洲日本少妇熟睡| 一区二区三区四区高清精品免费观看| 欧美吻胸吃奶大尺度电影| 偷拍自拍另类欧美| 久久久久久麻豆| 色婷婷久久久亚洲一区二区三区 | 538在线一区二区精品国产| 日本欧美一区二区| 国产视频一区不卡| 在线观看日韩精品| 精品一区二区三区在线播放 | 在线观看视频欧美| 蜜臀av一级做a爰片久久| 26uuu精品一区二区| 色婷婷精品大在线视频| 麻豆成人久久精品二区三区红| 国产亚洲成aⅴ人片在线观看| 色婷婷国产精品久久包臀 | 国产露脸91国语对白| 亚洲免费av在线| 亚洲精品在线一区二区| 北条麻妃国产九九精品视频| 日韩极品在线观看| 国产精品毛片无遮挡高清| 欧美日韩的一区二区| 制服丝袜一区二区三区| 国产 欧美在线| 日日噜噜夜夜狠狠视频欧美人| 中文字幕高清不卡| 欧美一区二区免费视频| 成+人+亚洲+综合天堂| 日本亚洲电影天堂| 亚洲人123区| 久久这里只有精品视频网| 欧美日韩一二三| av亚洲精华国产精华精华 | 中文在线免费一区三区高中清不卡| 色视频一区二区| 国产aⅴ精品一区二区三区色成熟| 亚洲国产毛片aaaaa无费看| 久久久不卡网国产精品二区| 欧美精品在欧美一区二区少妇| 国产69精品一区二区亚洲孕妇 | 久久综合九色综合97_久久久| 欧美三级电影网| 99视频精品全部免费在线| 精彩视频一区二区三区| 免费人成在线不卡| 亚洲一区二区三区视频在线播放| 中文字幕日韩av资源站| 久久精品亚洲一区二区三区浴池 | 7777女厕盗摄久久久| 一本色道**综合亚洲精品蜜桃冫| 国产丶欧美丶日本不卡视频| 久久国内精品自在自线400部| 亚洲成人第一页| 亚洲精选免费视频| 亚洲三级在线观看| 中文字幕永久在线不卡| 国产精品国产a级| 国产日产欧产精品推荐色| 久久综合资源网| 久久男人中文字幕资源站| 久久婷婷国产综合国色天香| 精品sm捆绑视频| 精品国产一区二区亚洲人成毛片| 日韩三级精品电影久久久| 欧美一区二区三区人| 欧美一区二区成人6969| 日韩欧美成人一区| 精品久久久久久无| 久久香蕉国产线看观看99| 国产日韩欧美麻豆| 国产欧美一区二区精品婷婷| 国产精品乱码一区二区三区软件| 欧美国产国产综合| 亚洲欧美一区二区在线观看| 亚洲乱码国产乱码精品精的特点| 亚洲欧美日韩久久| 一级中文字幕一区二区| 亚洲成人中文在线| 青青草原综合久久大伊人精品| 捆绑变态av一区二区三区| 国产精品一线二线三线| av动漫一区二区| 欧美视频中文字幕| 7777精品久久久大香线蕉 | 欧美伦理影视网| 欧美电影免费观看高清完整版在| 精品国产乱码久久久久久免费| 国产亚洲视频系列| 亚洲精品视频观看| 免费观看日韩电影| 成人午夜免费电影| 91福利资源站| 精品99久久久久久| 亚洲欧美日韩中文播放| 青娱乐精品视频在线| 懂色av中文一区二区三区| 91国模大尺度私拍在线视频| 日韩手机在线导航| 18涩涩午夜精品.www| 视频一区二区欧美| 高清久久久久久| 欧美日韩精品一区视频| 国产女人aaa级久久久级| 亚洲国产精品一区二区www在线| 国产呦萝稀缺另类资源| 色拍拍在线精品视频8848| 欧美va亚洲va国产综合| 一区二区三区四区在线| 久久99精品久久久久婷婷| 95精品视频在线| 精品欧美久久久| 一区二区三区四区国产精品| 激情丁香综合五月| 在线中文字幕一区二区| 久久天天做天天爱综合色| 亚洲一线二线三线视频| 国产乱码精品1区2区3区| 欧美人动与zoxxxx乱| 亚洲日本乱码在线观看| 韩国精品免费视频| 欧美高清视频www夜色资源网| 国产精品美女久久久久久久网站| 青青国产91久久久久久| 欧美日韩专区在线| 国产精品美女视频| 国产精品自在在线| 777午夜精品免费视频| 专区另类欧美日韩| 处破女av一区二区| 精品嫩草影院久久| 美女精品一区二区| 欧美伦理影视网| 亚洲第一二三四区| 色综合久久久久| 国产精品久久久一本精品 | 欧美videos大乳护士334| 亚洲综合av网| 色婷婷亚洲婷婷| 中文字幕一区二区视频| 国产成人无遮挡在线视频| 精品国产a毛片| 久久国产日韩欧美精品| 91麻豆精品国产自产在线 | 一区二区三区久久久| caoporm超碰国产精品| 中文字幕第一区综合| 国产激情一区二区三区四区| 2024国产精品| 国产一区二三区| 久久夜色精品国产噜噜av | 高清在线观看日韩| 国产日产精品一区| 成人午夜短视频| 日本一区二区三区视频视频| 成人午夜视频网站| 亚洲欧洲一区二区在线播放| 国产成人av资源| 中文字幕日韩欧美一区二区三区| 成人av网站大全| 亚洲男人电影天堂| 欧美影片第一页| 日韩高清在线电影| 精品久久人人做人人爱| 国产福利一区二区三区| 国产精品丝袜黑色高跟| 91亚洲精品久久久蜜桃| 亚洲一区在线观看视频| 制服丝袜亚洲色图| 美女网站一区二区| 国产人久久人人人人爽| 99综合电影在线视频| 亚洲精品欧美在线| 欧美一区午夜精品| 国产剧情一区二区| 亚洲女同一区二区| 在线91免费看| 床上的激情91.| 亚洲成人自拍网| 久久欧美中文字幕| 91麻豆国产在线观看| 人人精品人人爱| 国产精品久久久久婷婷| 欧美日韩亚洲综合在线 | 国产精品成人免费精品自在线观看| 色综合久久久久网| 久99久精品视频免费观看|