亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? ml675050.h

?? OKI 675050 hardware accelerator sample program
?? H
?? 第 1 頁 / 共 5 頁
字號:
/**********************************************************************************/
/*                                                                                */
/*    Copyright (C) 2006 Oki Electric Industry Co., LTD.                          */
/*                                                                                */
/*    System Name    :  ML675050                                                  */
/*    Module Name    :  ML675050 header file                                      */
/*    File   Name    :  ML675050.h                                                */
/*    Revision       :  1.00                                                      */
/*    Date           :  2006/02/10                                                */
/*                                                                                */
/**********************************************************************************/
#ifndef ML675050_H
#define ML675050_H

#ifdef __cplusplus
extern "C" {
#endif



/*****************************************************/
/*    Interrupt Control Register                     */
/*****************************************************/
#define ICR_BASE        0x78000000              /* base address of Interrupt Control Register */
#define IRQ             (ICR_BASE+0x00)         /* IRQ register */
#define IRQS            (ICR_BASE+0x04)         /* Software IRQ register */
#define FIQ             (ICR_BASE+0x08)         /* FIQ register */
#define FIQRAW          (ICR_BASE+0x0C)         /* FIQ RAW register */
#define FIQEN           (ICR_BASE+0x10)         /* FIQ enable register */
#define IRN             (ICR_BASE+0x14)         /* IRQ number register */
#define CIL             (ICR_BASE+0x18)         /* Current IRQ level register */
#define ILC0            (ICR_BASE+0x20)         /* IRQ level control register 0 */
#define ILC1            (ICR_BASE+0x24)         /* IRQ level control register 1 */
#define CILCL           (ICR_BASE+0x28)         /* Current IRQ level clear register */
#define CILE            (ICR_BASE+0x2C)         /* Current IRQ level encode register */

/* bit field of IRQ register */
#define IRQ_IRQ0                0x00000001      /* IR0 */
#define IRQ_IRQ1                0x00000002      /* IR1 */
#define IRQ_IRQ2                0x00000004      /* IR2 */
#define IRQ_IRQ3                0x00000008      /* IR3 */
#define IRQ_IRQ4                0x00000010      /* IR4 */
#define IRQ_IRQ5                0x00000020      /* IR5 */
#define IRQ_IRQ6                0x00000040      /* IR6 */
#define IRQ_IRQ7                0x00000080      /* IR7 */
#define IRQ_IRQ8                0x00000100      /* IR8 */
#define IRQ_IRQ9                0x00000200      /* IR9 */
#define IRQ_IRQ10               0x00000400      /* IR10 */
#define IRQ_IRQ11               0x00000800      /* IR11 */
#define IRQ_IRQ12               0x00001000      /* IR12 */
#define IRQ_IRQ13               0x00002000      /* IR13 */
#define IRQ_IRQ14               0x00004000      /* IR14 */
#define IRQ_IRQ15               0x00008000      /* IR15 */

/* bit field of IRQS register */
#define IRQS_IRQS               0x00000002

/* bit field of FIQ register */
#define FIQ_FIQ                 0x00000001

/* bit field of FIQRAW register */
#define FIQRAW_FIQRAW           0x00000001      /* FIQ interrupt signal status */

/* bit field of FIQEN register */
#define FIQEN_FIQEN             0x00000001      /* Enable FIQ interrupr request */

/* bit field of IRN register */
#define IRN_IRN                 0x0000003F      /* Interrupt source number with the highest priority  */

/* bit field of CIL register */
#define CIL_CIL1                0x00000002      /* Level 1 interrupt */
#define CIL_CIL2                0x00000004      /* Level 2 interrupt */
#define CIL_CIL3                0x00000008      /* Level 3 interrupt */
#define CIL_CIL4                0x00000010      /* Level 4 interrupt */
#define CIL_CIL5                0x00000020      /* Level 5 interrupt */
#define CIL_CIL6                0x00000040      /* Level 6 interrupt */
#define CIL_CIL7                0x00000080      /* Level 7 interrupt */

/* bit field of ILC0 register */
#define ILC0_ILR0               0x00000007      /* IR0 */
#define ILC0_ILR1               0x00000070      /* IR1,IR2,IR3 */
#define ILC0_ILR4               0x00070000      /* IR4,5 */
#define ILC0_ILR6               0x07000000      /* IR6,7 */

/* bit field of ILC1 register */
#define ILC1_ILR8               0x00000007      /* IR8 */
#define ILC1_ILR9               0x00000070      /* IR9 */
#define ILC1_ILR10              0x00000700      /* IR10 */
#define ILC1_ILR11              0x00007000      /* IR11 */
#define ILC1_ILR12              0x00070000      /* IR12 */
#define ILC1_ILR13              0x00700000      /* IR13 */
#define ILC1_ILR14              0x07000000      /* IR14 */
#define ILC1_ILR15              0x70000000      /* IR15 */

/* bit field of CILE register */
#define CILE_CILE               0x00000007


/*****************************************************/
/*    External Memory Control Regsiter               */
/*****************************************************/
#define EMCR_BASE       0x78100000              /* base address of External Memory Control Regsiter */
#define BWC             (EMCR_BASE+0x00)        /* Bus width control register */
#define ROMAC           (EMCR_BASE+0x04)        /* ROM access control register */
#define RAMAC           (EMCR_BASE+0x08)        /* SRAM access control register */
#define IOAC            (EMCR_BASE+0x0C)        /* External I/O access control register */

/* bit field of BWC register */
#define BWC_ROMBW               0x0000000C      /* ROM area bus width */
#define BWC_RAMBW               0x00000030      /* RAM area bus width */
#define BWC_IOBW                0x000000C0      /* IO area bus width */

/* bit field of ROMAC register */
#define ROMAC_ROMTYPE           0x00000007      /* ROM access timing */
#define ROMAC_ROMBRST           0x00000010      /* Pagemode ROM */

/* bit field of RAMAC register */
#define RAMAC_RAMTYPE           0x00000007      /* RAM access timing */
#define RAMAC_RAMBRST           0x00000010      /* Pagemode RAM */

/* bit field of IOAC register */
#define IOAC_IOTYPE             0x00000007      /* IO access timing */


/*****************************************************/
/*    DRAM Control Register                          */
/*****************************************************/
#define DCR_BASE        0x78180000              /* base address of DRAM Control Register */
#define DBWC            (DCR_BASE+0x00)         /* DRAM bus width control register */
#define DRMC            (DCR_BASE+0x04)         /* DRAM control register */
#define DRPC            (DCR_BASE+0x08)         /* DRAM characteristic parameter control register */
#define SDMD            (DCR_BASE+0x0C)         /* DRAM mode register */
#define DCMD            (DCR_BASE+0x10)         /* DRAM command register */
#define RFSH            (DCR_BASE+0x14)         /* External input refresh cycle control register */
#define PDWC            (DCR_BASE+0x18)         /* SDRAM power-down mode control regsiter */
#define RFGC            (DCR_BASE+0x1C)         /* Self refresh cycle conrol register */

/* bit field of DBWC register */
#define DBWC_BWDRAM             0x00000003      /* SDRAM bus width */

/* bit field of DRMC register */
#define DRMC_AMUX               0x00000003      /* Address multiplex */
#define DRMC_ARCH               0x00000004      /* DRAM type */
#define DRMC_PRELAT             0x00000010      /* Pre-charge latancy at SDRAM reading */
#define DRMC_PDWN               0x00000040      /* Enable automatic SDRAM power-down mode */
#define DRMC_RFRSH              0x00000080      /* Control dtstribution CBR refresh */

/* bit field of DRPC register */
#define DRPC_DRAMSPEC           0x0000000F      /* DRAM access timing */

/* bit field of SDMD register */
#define SDMD_LTMODE             0x00000001      /* SDRAM CAS latency */
#define SDMD_MODEWR             0x00000080      /* Mode setting */

/* bit field of DCMD register */
#define DCMD_DRCMD              0x00000007      /* Issues SDRAM command */

/* bit field of RFSH register */
#define RFSH_RCCON              0x00000001      /* SDRAM refresh cycle multiplier */

/* bit field of PDWC register */
#define PDWC_PDCNT              0x0000000F      /* Count idle state  */

/* bit field of RFGC register */
#define RFGC_RFSEL              0x00001FFF      /* Control SDRAM refresh cycle */


/*****************************************************/
/*    Cache Control Register                         */
/*****************************************************/
#define CCR_BASE        0x78200004              /* base address of Cache Control Register */
#define CON             (CCR_BASE+0x00)         /* Cache lock control register  */
#define CACHE           (CCR_BASE+0x04)         /* Cacheable register  */
#define FLUSH           (CCR_BASE+0x18)         /* FLUSH register */

/* bit field of CON register */
#define CON_LCK                 0x06000000      /* Select way to lock */
#define CON_F                   0x08000000      /* Set cache memory as load mode  */
#define CON_BNK                 0x30000000      /* Select way to load */

/* bit field of CACHE register */
#define CACHE_C10               0x00000004      /* Enable bank 10 */
#define CACHE_C24               0x00000100      /* Enable bank 24 */
#define CACHE_C25               0x00000200      /* Enable bank 25 */
#define CACHE_C26               0x00000400      /* Enable bank 26 */
#define CACHE_C27               0x00000800      /* Enable bank 27 */
#define CACHE_C28               0x00001000      /* Enable bank 28 */
#define CACHE_C29               0x00002000      /* Enable bank 29 */
#define CACHE_C0                0x00010000      /* Enable bank 0 */


/*****************************************************/
/*    USB2.0FS Host/USB2.0LS Host Control Register   */
/*****************************************************/
#define UHC_BASE        0x7BC00000              /* base address of USB2.0FS Host/USB2.0LS Host Control Register */
#define USBConfig       (UHC_BASE+0x00)         /* USB configuration register */
#define DMACtl          (UHC_BASE+0x04)         /* DMA control register */
#define RstPDownCtl     (UHC_BASE+0x08)         /* Reset power down control register */
#define HostCtl         (UHC_BASE+0x20)         /* Host Control register */
#define SttTrnsCnt      (UHC_BASE+0x24)         /* Status, RD/WR FIFO transfer length register */
#define PktDataTrnsReq  (UHC_BASE+0x28)         /* Packet data transfer request register */
#define RamAdr          (UHC_BASE+0x30)         /* Internal RAM address setting register */
#define FifoAcc         (UHC_BASE+0x40)         /* FIFO access register */
#define USBPortMon      (UHC_BASE+0xA0)         /* USB Port monitor register */
#define USBPortCtl      (UHC_BASE+0xB0)         /* USB Port control register */
#define HcRevision      (UHC_BASE+0x100)        /* HcRevision register */
#define HcControl       (UHC_BASE+0x104)        /* HcControl register */
#define HcCommandStatus (UHC_BASE+0x108)        /* HcCommandStatus register */
#define HcInterruptStatus (UHC_BASE+0x10C)        /* HcInterruptStatus register */
#define HcInterruptEnable (UHC_BASE+0x110)        /* HcInterruptEnable register */
#define HcInterruptDisable (UHC_BASE+0x114)        /* HcInterruptDisable register */
#define HcHCCA          (UHC_BASE+0x118)        /* HcHCCA register */
#define HcPeriodCurrentED (UHC_BASE+0x11C)        /* HcPeriodCurrentED register */
#define HcControlHeadED (UHC_BASE+0x120)        /* HcControlHeadED register */
#define HcControlCurrentED (UHC_BASE+0x124)        /* HcControlCurrentED register */
#define HcBulkHeadED    (UHC_BASE+0x128)        /* HcBulkHeadED register */
#define HcBulkCurrentED (UHC_BASE+0x12C)        /* HcBulkCurrentED register */
#define HcDoneHead      (UHC_BASE+0x130)        /* HcDoneHead register */
#define HcFmInterval    (UHC_BASE+0x134)        /* HcFmInterval register */
#define HcFmRemaining   (UHC_BASE+0x138)        /* HcFmRemaining register */
#define HcFmNumber      (UHC_BASE+0x13C)        /* HcFmNumber register */
#define HcPeriodicStart (UHC_BASE+0x140)        /* HcPeriodicStart register */
#define HcLSThreshold   (UHC_BASE+0x144)        /* HcLSThreshold register */
#define HcRhDescriptorA (UHC_BASE+0x148)        /* HcRhDescriptorA register */
#define HcRhDescriptorB (UHC_BASE+0x14C)        /* HcRhDescriptorB register */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精选一二三| 精品成人免费观看| 成人黄色电影在线| 国产又粗又猛又爽又黄91精品| 亚洲国产精品麻豆| 亚洲v精品v日韩v欧美v专区| 亚洲mv大片欧洲mv大片精品| 亚洲va韩国va欧美va| 亚洲成国产人片在线观看| 五月婷婷综合在线| 日韩电影一二三区| 久久99国产精品久久99| 久久国产综合精品| 国产一区二区毛片| 国产精品影视网| 不卡av免费在线观看| 99国产精品久| 欧美午夜影院一区| 日韩欧美电影在线| 国产日韩精品一区| 日本一区二区三区在线观看| 一区二区三区精品在线| 亚洲国产视频在线| 激情综合五月天| 99精品视频在线观看免费| 日本二三区不卡| 日韩精品一区二| 中文字幕一区二区三区四区不卡 | 精品久久久久99| 日本一区二区三区四区| 亚洲免费色视频| 午夜精品成人在线视频| 精品中文字幕一区二区小辣椒| 国产成人午夜99999| 色婷婷综合久久久中文一区二区| 欧美久久久影院| 亚洲国产精品精华液2区45| 一区二区不卡在线播放 | 亚洲精品第一国产综合野| 日韩精品视频网| 高清国产午夜精品久久久久久| 欧美日韩亚州综合| 欧美成人三级电影在线| 亚洲综合色在线| 国产成a人亚洲精| 欧美日韩免费高清一区色橹橹| 久久久三级国产网站| 亚洲一区二区三区小说| 国产成人在线电影| 91麻豆精品国产自产在线| 国产精品免费免费| 久久99国产乱子伦精品免费| 欧美午夜一区二区| 国产婷婷一区二区| 蜜臀av性久久久久蜜臀aⅴ四虎| 91首页免费视频| 国产欧美久久久精品影院| 免费人成网站在线观看欧美高清| 91在线高清观看| 国产欧美一区二区三区在线看蜜臀 | 97国产精品videossex| 亚洲精品在线观看网站| 首页国产丝袜综合| 欧美性三三影院| 亚洲欧美日韩一区| 成人v精品蜜桃久久一区| 欧美精品一区二区三区高清aⅴ| 日韩精品一二三四| 一本久道久久综合中文字幕| 亚洲日本丝袜连裤袜办公室| av一二三不卡影片| 中文字幕国产一区| 成人动漫一区二区在线| 亚洲国产岛国毛片在线| 成人自拍视频在线| 久久久久成人黄色影片| 国产精品一区二区在线播放| 久久综合色天天久久综合图片| 麻豆精品在线看| 欧美日韩国产高清一区二区 | 韩国在线一区二区| 日韩欧美在线1卡| 日本不卡在线视频| 日韩女同互慰一区二区| 激情av综合网| 国产日产欧美一区| 成人av网站在线观看| 中文字幕亚洲欧美在线不卡| 成人福利视频网站| 亚洲视频网在线直播| 在线中文字幕一区| 五月综合激情网| 久久亚洲免费视频| 成人激情午夜影院| 亚洲欧美日韩电影| 欧美精品久久久久久久久老牛影院| 视频一区中文字幕| 精品国产成人系列| 成人理论电影网| 亚洲综合av网| 欧美成人精品高清在线播放 | 中文字幕在线一区二区三区| 一本一道久久a久久精品 | 国产精品久久久久久久久免费桃花| 成人黄色av电影| 五月婷婷另类国产| 国产色一区二区| 色av综合在线| 激情欧美一区二区三区在线观看| 国产精品初高中害羞小美女文| 91精品办公室少妇高潮对白| 美日韩一级片在线观看| 国产精品久久二区二区| 在线电影一区二区三区| 国产91精品久久久久久久网曝门 | 911精品国产一区二区在线| 韩国在线一区二区| 亚洲尤物在线视频观看| 欧美不卡一二三| 91视频在线观看免费| 蓝色福利精品导航| 国产精品久久久久7777按摩| 欧美一区二区久久| av中文字幕在线不卡| 欧美aaaaaa午夜精品| 亚洲久草在线视频| 国产亚洲午夜高清国产拍精品| 色综合天天综合狠狠| 99国产精品99久久久久久| 亚洲成人中文在线| 国产精品久久久久久久久搜平片| 日韩视频一区在线观看| 99国产精品久| 国产成都精品91一区二区三| 日本欧美加勒比视频| 亚洲欧美日韩在线播放| 欧美韩日一区二区三区| 日韩美女一区二区三区四区| 欧美日韩亚洲综合一区二区三区| 成人深夜福利app| 国产乱理伦片在线观看夜一区| 人人狠狠综合久久亚洲| 亚洲香蕉伊在人在线观| 亚洲日本在线看| 国产精品成人免费精品自在线观看| 精品国产乱码久久久久久久| 欧美一区二区三区在线看| 91福利国产精品| 色噜噜狠狠一区二区三区果冻| 99久久国产综合精品女不卡| 成人精品gif动图一区| 国产精品1区2区3区在线观看| 久久99精品久久久久久久久久久久| 秋霞午夜鲁丝一区二区老狼| 日韩高清不卡一区| 亚洲国产成人va在线观看天堂| 亚洲一区二区三区激情| 亚洲一卡二卡三卡四卡无卡久久| 亚洲女与黑人做爰| 亚洲精品少妇30p| 亚洲一区在线观看免费| 亚洲观看高清完整版在线观看| 亚洲一区二区在线免费观看视频| 亚洲色图20p| 亚洲图片激情小说| 一区二区三区蜜桃| 亚洲成人黄色小说| 日本伊人色综合网| 九一久久久久久| 成人毛片在线观看| 在线观看一区日韩| 欧美老女人在线| 欧美一区二区免费观在线| 久久久天堂av| 一区二区在线观看不卡| 国产一区日韩二区欧美三区| 国产91丝袜在线播放九色| 成人激情小说乱人伦| 欧美三区在线观看| 日韩色视频在线观看| 国产区在线观看成人精品| 亚洲精品欧美激情| 日本欧美在线看| 不卡的看片网站| 制服丝袜亚洲精品中文字幕| 久久久久久夜精品精品免费| **网站欧美大片在线观看| 亚洲成av人片www| 丁香婷婷综合色啪| 欧美亚洲禁片免费| 久久综合视频网| 一区二区三区视频在线看| 轻轻草成人在线| 成人va在线观看| 日韩欧美一二三区| 亚洲免费大片在线观看| 精品在线你懂的| 欧美视频在线不卡| 国产精品私人自拍| 全部av―极品视觉盛宴亚洲|