亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 數字信號處理器 原理、結構及應用基礎-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
尤物视频一区二区| 国产欧美一二三区| 中文无字幕一区二区三区 | 日本中文在线一区| 国产91丝袜在线播放| 欧美一级欧美一级在线播放| 国产精品国产三级国产三级人妇| 免费一级欧美片在线观看| 一本色道a无线码一区v| 久久久影视传媒| 蜜桃久久久久久久| 欧美福利电影网| 亚洲国产精品久久久久秋霞影院| 成人激情动漫在线观看| 欧美电影免费观看完整版| 天天综合天天综合色| 欧美伊人久久久久久午夜久久久久| 日本一区二区三区电影| 精一区二区三区| 欧美一区二区在线观看| 午夜国产精品一区| 欧美精品v国产精品v日韩精品| 亚洲一区二区三区精品在线| 91精品1区2区| 亚洲一区二区三区不卡国产欧美 | 欧美午夜视频网站| 亚洲欧美偷拍三级| 91小视频免费观看| 日韩理论电影院| 色综合久久88色综合天天免费| 日韩伦理电影网| 色综合久久88色综合天天6| 亚洲欧美日韩国产成人精品影院 | 欧美一级生活片| 欧美96一区二区免费视频| 欧美精品久久久久久久多人混战| 日韩专区在线视频| 日韩久久久精品| 国产精品一卡二| 亚洲国产精品成人综合| 99精品黄色片免费大全| 国产精品久久毛片a| 91在线观看下载| 亚洲动漫第一页| 日韩亚洲电影在线| 国产成人av电影在线播放| 国产精品久久久久影院老司| 色综合久久综合网97色综合| 亚洲一区二区三区四区五区黄 | 91黄色在线观看| 亚洲成av人片在线观看| 91精品国产欧美一区二区| 精品亚洲欧美一区| 中文字幕一区日韩精品欧美| 色欧美乱欧美15图片| 日韩电影在线观看一区| 久久综合九色综合97婷婷 | 国产精品另类一区| 欧美亚洲综合网| 久久精品国产99| 中文在线资源观看网站视频免费不卡| 色婷婷久久久久swag精品 | 精品嫩草影院久久| 成人性生交大片免费看视频在线| 亚洲最大成人网4388xx| 日韩欧美123| 91久久精品一区二区二区| 三级欧美在线一区| 国产精品丝袜在线| 91精品久久久久久久99蜜桃| 成人黄页在线观看| 日韩国产精品91| 亚洲欧洲综合另类| 2021国产精品久久精品| 欧美在线999| 国产成人精品免费在线| 香蕉久久夜色精品国产使用方法| 久久嫩草精品久久久久| 欧美日韩高清一区二区不卡| caoporm超碰国产精品| 美女尤物国产一区| 一区二区成人在线视频| 久久婷婷久久一区二区三区| 欧美日韩国产精品成人| 91视频免费播放| 国产不卡视频在线观看| 黄色日韩网站视频| 午夜视黄欧洲亚洲| 自拍视频在线观看一区二区| 久久久久免费观看| 日韩欧美中文一区二区| 欧美三级日韩三级| 欧美在线色视频| 91污在线观看| 99久久久国产精品免费蜜臀| 国产精一区二区三区| 麻豆国产欧美日韩综合精品二区 | 欧美专区日韩专区| 成人性色生活片免费看爆迷你毛片| 男男gaygay亚洲| 丝袜美腿亚洲色图| 亚洲国产精品久久人人爱| 亚洲欧美日韩中文字幕一区二区三区| 国产婷婷一区二区| 国产欧美日韩不卡| 国产三级精品三级在线专区| 亚洲精品一区二区三区影院| 91精品国产美女浴室洗澡无遮挡| 欧美日韩一区二区三区在线看| aaa国产一区| 99re热这里只有精品免费视频| 成人性生交大片免费看在线播放 | av在线综合网| a亚洲天堂av| 色噜噜夜夜夜综合网| av在线综合网| 91麻豆视频网站| 欧美日韩精品一区二区天天拍小说| 在线观看国产一区二区| 欧美视频日韩视频| 在线观看91精品国产麻豆| 这里只有精品电影| 欧美精品一区二区三区蜜桃视频| www成人在线观看| 中文字幕av一区二区三区高| 国产精品久久久久国产精品日日| 国产精品久久久久9999吃药| 亚洲欧美一区二区三区极速播放| 亚洲一区二区在线观看视频| 亚洲h动漫在线| 激情深爱一区二区| 成+人+亚洲+综合天堂| 色久优优欧美色久优优| 欧美一区二区三级| 久久久精品国产免费观看同学| 国产精品美女一区二区三区| 亚洲日本免费电影| 毛片av一区二区三区| 国产一区二区三区不卡在线观看| 不卡的av在线播放| 欧美日本一区二区三区四区| 欧美成人一区二区三区片免费| 久久久久国产精品麻豆| 亚洲图片激情小说| 免费观看日韩av| 成人深夜在线观看| 69久久夜色精品国产69蝌蚪网| 久久久精品天堂| 亚洲一区二区三区视频在线| 狠狠色丁香久久婷婷综| 欧美在线视频全部完| 久久久久国产精品厨房| 亚洲综合色视频| 国产乱码精品一区二区三区av| 91浏览器入口在线观看| 欧美大片在线观看一区二区| 综合网在线视频| 精品一区二区久久久| 在线亚洲一区二区| 国产午夜精品一区二区| 天堂va蜜桃一区二区三区漫画版| 国产成人av电影在线播放| 91麻豆精品国产91久久久| 国产精品免费网站在线观看| 日韩vs国产vs欧美| 欧美伊人久久久久久久久影院 | 在线观看亚洲精品| 综合久久国产九一剧情麻豆| 麻豆91精品视频| 精品视频色一区| 国产精品久久久久久久久免费桃花| 婷婷中文字幕一区三区| 99精品欧美一区二区蜜桃免费| 精品久久久久一区| 天天综合网 天天综合色| 色婷婷亚洲婷婷| 国产精品系列在线| 狠狠色丁香婷婷综合| 日韩欧美成人午夜| 爽好多水快深点欧美视频| 91在线观看高清| 中文字幕在线不卡一区二区三区| 国产综合久久久久影院| 9191久久久久久久久久久| 夜夜嗨av一区二区三区网页| 99久久精品国产精品久久| 日本一区二区三区四区| 国产精品一区二区久久不卡| 精品处破学生在线二十三| 精品一区二区在线视频| 欧美一区二区啪啪| 日本欧美一区二区| 日韩视频123| 麻豆精品新av中文字幕| 欧美成人精品福利| 国产综合久久久久影院| 国产网站一区二区三区| 高清免费成人av| 最新不卡av在线| 色菇凉天天综合网|