亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 數字信號處理器 原理、結構及應用基礎-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩免费不卡视频一区二区三区| 成人在线视频一区二区| 亚洲欧洲av在线| 亚洲综合视频网| 中文字幕日本不卡| 精品国产三级电影在线观看| 欧美日韩中文一区| 99久久精品99国产精品| 国产乱国产乱300精品| 免费成人在线视频观看| 婷婷久久综合九色国产成人| 亚洲午夜免费电影| 一区二区三国产精华液| 日韩伦理免费电影| 亚洲日本韩国一区| 亚洲美女免费在线| 一区二区三区四区国产精品| 亚洲激情六月丁香| 一区二区三区美女| 亚洲国产成人av网| 日韩电影在线一区二区三区| 日韩国产精品91| 日本在线不卡一区| 久久99在线观看| 不卡的电影网站| 色婷婷久久久综合中文字幕| 欧美日韩一级片在线观看| 91精品一区二区三区久久久久久| 欧美理论片在线| 精品国免费一区二区三区| 久久久精品人体av艺术| 亚洲男人的天堂在线aⅴ视频| 性做久久久久久久久| 日本不卡123| 成人理论电影网| 欧美日韩午夜在线| 国产欧美精品日韩区二区麻豆天美| 一区二区三区日韩精品视频| 韩国女主播一区| 在线免费不卡电影| 国产精品入口麻豆九色| 人人精品人人爱| 欧美日韩小视频| 亚洲视频一区二区在线| 极品少妇xxxx精品少妇| 91国偷自产一区二区三区观看 | 欧美精品一区二区三| 一区二区三区欧美在线观看| 国产福利91精品一区二区三区| 欧美私人免费视频| 国产精品理伦片| 成人爱爱电影网址| 久久精品一区二区三区不卡| 久久精品999| 91精品国产91久久久久久一区二区| 国产精品久久久久9999吃药| 精品亚洲成av人在线观看| 欧美一区二区精品| 美日韩黄色大片| 91精品国产入口| 亚洲第一综合色| 欧美亚洲国产一卡| 亚洲一区二区三区三| 色哟哟亚洲精品| 一区二区三区四区国产精品| 日本精品裸体写真集在线观看| 国产精品无码永久免费888| 国产成人av一区二区三区在线观看| 日韩午夜电影av| 极品美女销魂一区二区三区免费| 精品国产免费人成电影在线观看四季| 免费在线观看日韩欧美| 日韩一区二区三区四区| 国产白丝网站精品污在线入口| 欧美激情在线免费观看| 91麻豆国产福利在线观看| 亚洲免费在线电影| 欧美一区二区精品久久911| 美国十次了思思久久精品导航| 日韩美女一区二区三区四区| 肉丝袜脚交视频一区二区| 91精品国产免费| 国产一区二区三区精品欧美日韩一区二区三区 | 亚洲在线中文字幕| 日韩一区二区三区在线观看| 国产一区二区三区在线观看免费视频| 久久综合一区二区| 色综合久久久久| 久色婷婷小香蕉久久| 亚洲欧洲www| 欧美精品一区二区三区一线天视频| 成人在线一区二区三区| 天天综合色天天综合| 亚洲色图在线播放| www国产精品av| 在线观看91av| 日本乱人伦一区| 成人黄色网址在线观看| 乱中年女人伦av一区二区| 亚洲精品第一国产综合野| 久久精品欧美一区二区三区麻豆 | 日本一区二区三区视频视频| 欧美日韩亚洲高清一区二区| thepron国产精品| 国产经典欧美精品| 久久精品久久99精品久久| 偷窥国产亚洲免费视频| 亚洲一区二区三区影院| 亚洲精品美国一| 国产免费成人在线视频| 国产日产欧产精品推荐色| 欧美精品一区二区高清在线观看| 欧美日韩亚洲综合| 欧美日韩精品一二三区| 色婷婷久久久综合中文字幕| 99国产精品久久久久久久久久| 国产91对白在线观看九色| 国产精品正在播放| 国产99久久精品| 成人avav影音| 欧美亚洲高清一区二区三区不卡| 在线精品亚洲一区二区不卡| 欧美日韩一区不卡| 欧美一区二区三区播放老司机| 7777精品伊人久久久大香线蕉经典版下载| 欧美亚洲综合网| 日韩欧美色综合网站| 国产亚洲综合性久久久影院| 欧美极品xxx| 亚洲国产日韩精品| 美女久久久精品| 成人福利视频在线看| 欧美在线免费观看视频| 欧美大片在线观看一区| 久久久久久久网| 亚洲高清免费一级二级三级| 午夜久久久久久久久| 国产伦精品一区二区三区免费| 成人av免费网站| 欧美乱熟臀69xxxxxx| www激情久久| 亚洲电影视频在线| 国产一区二区三区观看| 欧美日韩一区二区三区四区五区| 精品国产一区二区三区忘忧草| 亚洲日本一区二区| 国产精品一区二区久久精品爱涩| 91福利区一区二区三区| 久久久影院官网| 日本在线观看不卡视频| 91日韩精品一区| 亚洲国产精品精华液ab| 石原莉奈在线亚洲二区| 色综合久久久久| 欧美极品另类videosde| 五月婷婷激情综合网| 日本伦理一区二区| 最近日韩中文字幕| av在线不卡观看免费观看| 国产日本欧美一区二区| 黑人巨大精品欧美黑白配亚洲| 欧美日韩不卡一区二区| 自拍偷拍亚洲综合| 五月天亚洲婷婷| 91精品在线麻豆| 麻豆高清免费国产一区| 日韩色在线观看| 国内精品国产成人国产三级粉色| 欧美日韩在线播| 日本女优在线视频一区二区| 欧美日韩国产一二三| 亚洲bdsm女犯bdsm网站| 欧美日本韩国一区| 久久99国产精品久久99| 日韩欧美中文一区| 国产成人综合在线观看| 欧美激情一区二区在线| 91在线观看高清| 亚洲永久精品国产| 欧美日本视频在线| 久久99精品久久久久久国产越南| 精品黑人一区二区三区久久| 风流少妇一区二区| 一区二区三区中文字幕电影| 在线电影国产精品| 国产传媒日韩欧美成人| 亚洲精品写真福利| 日韩精品中文字幕一区| 成人av第一页| 日韩中文字幕区一区有砖一区 | 在线观看国产日韩| 狠狠狠色丁香婷婷综合激情| 国产精品你懂的在线| 欧美日韩黄色影视| 成人在线视频一区| 日本vs亚洲vs韩国一区三区二区| 国产精品福利一区二区| 538在线一区二区精品国产| 成人av资源网站| 激情综合一区二区三区|