亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 數(shù)字信號處理器 原理、結(jié)構(gòu)及應(yīng)用基礎(chǔ)-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久精品国产亚洲一区二区三区| 国产suv精品一区二区三区| 久久精品国产第一区二区三区| 成人激情视频网站| 天堂成人国产精品一区| 国产suv精品一区二区883| 欧美一区二区三区在线电影 | www.av亚洲| 日韩女优电影在线观看| 亚洲人成网站在线| 国产成人鲁色资源国产91色综| 欧美日韩免费一区二区三区视频| 一色桃子久久精品亚洲| 国产精品一二三四| 久久亚洲一区二区三区四区| 免费在线观看日韩欧美| 欧美三级中文字幕在线观看| 综合网在线视频| 99精品视频在线免费观看| 国产欧美日韩综合精品一区二区| 久久99在线观看| 欧美tickling挠脚心丨vk| 一区二区三区国产| 色播五月激情综合网| 综合欧美一区二区三区| eeuss影院一区二区三区| 国产精品麻豆欧美日韩ww| 国产a区久久久| 中文字幕一区三区| 91丨porny丨蝌蚪视频| 国产精品国产a| 91在线观看下载| 亚洲天堂久久久久久久| 色婷婷精品久久二区二区蜜臀av| 亚洲婷婷国产精品电影人久久| 91尤物视频在线观看| 亚洲日穴在线视频| 欧美日韩免费观看一区三区| 亚洲3atv精品一区二区三区| 在线播放亚洲一区| 精品影视av免费| 国产亚洲欧美激情| av男人天堂一区| 亚洲另类在线一区| 欧美精品久久一区| 国产最新精品精品你懂的| 中文字幕av资源一区| 一本久久a久久免费精品不卡| 亚洲伊人色欲综合网| 欧美日韩精品一区二区三区 | 99国产精品99久久久久久| 综合久久久久久| 欧美日韩精品一区二区| 久久99日本精品| 国产精品免费观看视频| 色成人在线视频| 精品一区二区三区在线观看国产 | 欧美精品一区二区精品网| 精品美女一区二区| 成人va在线观看| 亚洲国产wwwccc36天堂| 日韩美一区二区三区| 成人av资源站| 日本不卡123| 亚洲视频在线观看一区| 欧美一级二级在线观看| 91在线小视频| 蜜桃精品视频在线| 亚洲欧美一区二区久久| 欧美精品一区二区三区蜜臀| 色综合久久综合网| 国产一区二区在线电影| 亚洲一区二区视频在线| 国产亚洲精品超碰| 制服丝袜国产精品| 色综合色综合色综合| 国产一区二区三区免费在线观看| 亚洲天堂精品在线观看| 精品精品国产高清一毛片一天堂| 91久久精品一区二区三区| 国产剧情一区二区| 视频一区国产视频| 综合精品久久久| 久久久国产午夜精品| 5566中文字幕一区二区电影 | 91精品国产品国语在线不卡| 成人国产精品免费观看视频| 久久国产精品99久久人人澡| 亚洲一区在线视频观看| 1区2区3区国产精品| 国产欧美日韩久久| 精品日韩在线一区| 91精品黄色片免费大全| 欧美色综合网站| 色诱亚洲精品久久久久久| 粉嫩久久99精品久久久久久夜| 久久国产综合精品| 青草国产精品久久久久久| 午夜国产精品一区| 亚洲一区二区三区视频在线| 亚洲欧美偷拍卡通变态| 中文字幕中文乱码欧美一区二区| 久久久久久97三级| 久久久美女毛片| 国产亚洲欧美在线| 国产三级久久久| 国产欧美一区二区三区在线看蜜臀 | 日韩三级在线免费观看| 欧美日韩不卡视频| 欧美日韩国产成人在线91| 欧美在线你懂得| 欧美视频一区二| 欧美麻豆精品久久久久久| 亚洲一区二区三区影院| 亚洲综合激情另类小说区| 亚洲精品日韩一| 亚洲主播在线播放| 亚洲成人在线网站| 午夜精品福利在线| 美女脱光内衣内裤视频久久影院| 日韩国产欧美三级| 精品综合免费视频观看| 国产伦精品一区二区三区免费 | 欧美午夜电影一区| 欧美电影影音先锋| 精品久久久网站| 中文字幕第一区| 亚洲精品国产品国语在线app| 一区二区三区欧美久久| 首页亚洲欧美制服丝腿| 免费国产亚洲视频| 国产成人精品免费视频网站| 97精品久久久午夜一区二区三区| 91久久精品日日躁夜夜躁欧美| 欧美视频在线播放| 精品免费一区二区三区| 国产欧美在线观看一区| 亚洲线精品一区二区三区| 久久精品国产亚洲a| 9人人澡人人爽人人精品| 欧洲av在线精品| 日韩精品自拍偷拍| 亚洲色图在线播放| 日本三级亚洲精品| 成人免费视频视频| 精品视频全国免费看| 久久久久久久久97黄色工厂| 一区二区在线观看不卡| 日韩vs国产vs欧美| 波多野洁衣一区| 91麻豆精品国产91| 国产精品福利一区二区| 日韩精品欧美精品| 成人av在线网| 欧美xxxxx牲另类人与| 亚洲欧美激情插| 国产精品一区一区| 欧美精品vⅰdeose4hd| 国产精品久久久久久妇女6080| 日韩精品视频网| 色婷婷一区二区三区四区| ww久久中文字幕| 日韩精品免费专区| 波多野结衣视频一区| 2014亚洲片线观看视频免费| 亚洲成人免费影院| 91在线国内视频| 国产欧美日韩精品在线| 麻豆精品在线播放| 欧洲一区在线观看| 一区免费观看视频| 国产美女av一区二区三区| 91精品国产色综合久久久蜜香臀| 亚洲丝袜精品丝袜在线| 风间由美一区二区av101| 欧美videossexotv100| 午夜精品爽啪视频| 欧美综合欧美视频| 亚洲免费av网站| 成人av集中营| 国产精品你懂的在线欣赏| 韩国av一区二区三区| 91精品国产综合久久精品app| 樱桃视频在线观看一区| 99亚偷拍自图区亚洲| 国产一区二区免费视频| 欧美一区三区四区| 日韩在线a电影| 91麻豆精品国产91久久久使用方法 | 成人精品国产福利| 久久精品夜夜夜夜久久| 国产精品一区二区久激情瑜伽| 精品国精品国产| 国产又黄又大久久| 精品国产污网站| 国产精品一区二区三区乱码| 久久精品一区二区三区不卡牛牛 | 久久精品99国产精品| 欧美一级高清大全免费观看| 免费一级欧美片在线观看|