亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_mcbsp.h

?? 數(shù)字信號(hào)處理器 原理、結(jié)構(gòu)及應(yīng)用基礎(chǔ)-TMS320F28x所附光盤(pán)源程序C-C++ 劉和平等編著
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美图片一区二区三区| 亚洲精品一区二区三区在线观看| 成年人网站91| 国产成人欧美日韩在线电影| 国产美女精品人人做人人爽| 国产精品亚洲人在线观看| 国产美女主播视频一区| 极品美女销魂一区二区三区| 久久成人免费日本黄色| 久久99久久久久| 久久99精品视频| 极品销魂美女一区二区三区| 九九视频精品免费| 国产精品中文有码| 成人禁用看黄a在线| 99国产精品久| 日产国产欧美视频一区精品 | 国产精品1区2区3区| 韩国成人精品a∨在线观看| 国产乱一区二区| 懂色av中文一区二区三区| 成人免费毛片嘿嘿连载视频| 99在线精品视频| 欧美视频日韩视频在线观看| 4438成人网| 久久美女艺术照精彩视频福利播放| 久久久久国产精品免费免费搜索| 中文字幕av一区二区三区 | 国内精品第一页| 东方aⅴ免费观看久久av| 99re热这里只有精品免费视频| 91高清视频在线| 欧美一级一区二区| 久久精品综合网| 亚洲欧美精品午睡沙发| 日精品一区二区| 国产乱一区二区| 99久久国产综合精品女不卡| 精品视频一区二区三区免费| 亚洲精品一区二区三区精华液| 国产精品伦一区| 午夜视频一区二区| 高清免费成人av| 欧美色图12p| 久久久综合精品| 亚洲一级二级在线| 国产精品一区二区果冻传媒| 91丨九色丨尤物| 日韩精品一区二区三区在线播放 | 亚洲精品videosex极品| 五月天婷婷综合| 成人中文字幕合集| 91精品国产色综合久久不卡电影 | 精品一区二区三区久久| 91网站最新地址| 久久亚洲精精品中文字幕早川悠里| 中文字幕亚洲不卡| 久久99热这里只有精品| 色综合激情久久| 国产拍揄自揄精品视频麻豆| 日韩精品成人一区二区三区| 波多野洁衣一区| 欧美精品一区二区三区久久久 | 国产精品一区二区三区99| 欧美在线综合视频| 国产精品国产三级国产普通话99 | 色94色欧美sute亚洲13| 国产亚洲精品bt天堂精选| 性做久久久久久久久| 波多野结衣视频一区| 亚洲精品一区二区三区在线观看| 午夜久久久影院| 91社区在线播放| 国产午夜精品一区二区三区嫩草| 日韩成人dvd| 在线观看三级视频欧美| 中文字幕亚洲视频| 国产黄色91视频| 欧美成人激情免费网| 亚洲成a人片在线观看中文| 懂色av中文字幕一区二区三区| 26uuu精品一区二区三区四区在线 26uuu精品一区二区在线观看 | 欧美精品亚洲二区| 亚洲精品v日韩精品| 不卡电影一区二区三区| 久久久99精品免费观看不卡| 免费成人美女在线观看| 在线成人av影院| 日韩在线卡一卡二| 日本乱码高清不卡字幕| 亚洲欧美日韩小说| 99视频精品免费视频| 欧美国产禁国产网站cc| 国产成人在线看| 国产午夜精品在线观看| 国产精品影音先锋| 久久久久久久久久久电影| 欧美高清视频在线高清观看mv色露露十八 | 日本亚洲三级在线| 在线观看日韩精品| 夜夜嗨av一区二区三区| 色综合天天综合给合国产| 成人免费在线视频观看| 成人国产精品免费观看动漫 | 激情六月婷婷综合| 久久亚洲欧美国产精品乐播| 国产另类ts人妖一区二区| 久久婷婷久久一区二区三区| 久久99久久精品欧美| 久久这里只精品最新地址| 激情五月婷婷综合网| 精品盗摄一区二区三区| 国产成人综合精品三级| 国产欧美日韩三级| 成人午夜在线视频| 国产精品国产精品国产专区不蜜 | 久久青草国产手机看片福利盒子| 国内精品嫩模私拍在线| 久久久久高清精品| 成人高清视频免费观看| 亚洲欧美区自拍先锋| 欧美日韩视频在线第一区 | 免费一级欧美片在线观看| 3d动漫精品啪啪| 国产一区在线精品| 国产精品理论在线观看| 99久久99久久久精品齐齐| 樱花影视一区二区| 91精品国产综合久久久久| 精品无人码麻豆乱码1区2区| 久久看人人爽人人| 色综合天天综合在线视频| 午夜日韩在线电影| 国产调教视频一区| 日本韩国精品在线| 美女视频免费一区| 国产精品久久久一区麻豆最新章节| 91高清视频在线| 久久99国产精品成人| 亚洲特级片在线| 欧美一区二区免费视频| 国产成人精品网址| 亚洲成人免费视频| 久久久国产精品不卡| 91福利国产精品| 激情综合色播五月| 亚洲精品免费电影| 精品国产免费人成电影在线观看四季| 成人精品一区二区三区四区| 亚洲国产精品精华液网站| 久久久精品2019中文字幕之3| 色94色欧美sute亚洲线路一ni| 久久99精品视频| 亚洲狠狠爱一区二区三区| 久久午夜色播影院免费高清| 色婷婷国产精品综合在线观看| 久久国产三级精品| 一区二区三区高清不卡| 2020国产精品久久精品美国| 日本精品视频一区二区| 国产精品一区二区在线观看网站| 亚洲成av人片在线| 国产精品成人午夜| 日韩你懂的在线播放| 色妞www精品视频| 国产精品性做久久久久久| 婷婷激情综合网| 亚洲色图视频网站| 久久精品视频在线看| 在线播放亚洲一区| 色综合久久综合网97色综合| 国产精品资源在线看| 三级精品在线观看| 亚洲女爱视频在线| 亚洲国产成人自拍| 精品国产99国产精品| 欧美精品电影在线播放| 色综合天天狠狠| 成人综合在线视频| 国产很黄免费观看久久| 久久国产三级精品| 秋霞影院一区二区| 亚洲va韩国va欧美va精品| 中文字幕中文字幕一区| 久久久久久久久久久久电影| 日韩欧美黄色影院| 91麻豆精品国产91久久久| 欧日韩精品视频| 色综合久久久久久久久久久| 国产.精品.日韩.另类.中文.在线.播放 | 精品制服美女久久| 日韩制服丝袜av| 视频一区在线视频| 亚洲高清免费在线| 亚洲sss视频在线视频| 有坂深雪av一区二区精品| 亚洲女与黑人做爰| 亚洲免费观看高清完整版在线| 国产精品狼人久久影院观看方式| 国产精品女主播在线观看|