亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 數字信號處理器 原理、結構及應用基礎-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美网站大全在线观看| 久久99精品久久久久久动态图| 亚洲激情图片一区| 成人激情午夜影院| 国产精品无码永久免费888| 国产精品一区二区在线播放| 欧美va亚洲va香蕉在线| 国产精品123| 国产精品三级久久久久三级| 久久精品一区二区三区不卡牛牛 | 国产精品丝袜久久久久久app| 日韩一区二区视频在线观看| 久久精品99国产国产精| 国产精品热久久久久夜色精品三区 | 韩国三级在线一区| 亚洲视频在线一区观看| 欧美日韩亚洲国产综合| 国产成人精品亚洲777人妖| 国产剧情一区二区| 风间由美一区二区av101 | 国产在线播放一区| 亚洲精品成人精品456| 亚洲精品美国一| 亚洲国产成人av好男人在线观看| 精品对白一区国产伦| 色哟哟一区二区在线观看| 五月婷婷综合网| 一区视频在线播放| 久久蜜桃一区二区| 日韩一区二区在线看| 久久久久久久av麻豆果冻| 国产精品国产三级国产aⅴ原创| 日韩免费高清电影| 在线91免费看| av亚洲精华国产精华精| 韩国一区二区视频| 91免费看片在线观看| 国产成人免费在线观看| 一本色道综合亚洲| 欧美大度的电影原声| 亚洲乱码国产乱码精品精98午夜| 午夜久久电影网| 丁香桃色午夜亚洲一区二区三区| 视频在线观看一区二区三区| 国产日产欧美一区| 久久只精品国产| 欧美不卡一区二区| 亚洲天堂精品在线观看| 激情文学综合丁香| 色8久久人人97超碰香蕉987| 91在线精品一区二区| 不卡av电影在线播放| 欧美一区二区三区四区高清| 欧美伦理影视网| 欧美一级二级在线观看| 亚洲美女偷拍久久| 亚洲精品一二三区| 福利一区二区在线| 欧美一级一区二区| 一区二区三区免费网站| 亚洲电影在线免费观看| 成人晚上爱看视频| 久久亚洲精品小早川怜子| 亚洲国产毛片aaaaa无费看| 国产99久久久国产精品| 日韩精品中文字幕在线一区| 香蕉久久一区二区不卡无毒影院 | 在线视频欧美精品| 8v天堂国产在线一区二区| 亚洲人成精品久久久久| 懂色av噜噜一区二区三区av| 欧美白人最猛性xxxxx69交| 日韩中文字幕亚洲一区二区va在线| www.成人网.com| 国产日本欧美一区二区| 韩国精品免费视频| 日韩美女主播在线视频一区二区三区| 亚洲综合清纯丝袜自拍| 玖玖九九国产精品| 日韩一区二区免费电影| 亚洲一区二区美女| 在线亚洲高清视频| 亚洲视频一二三区| 成人午夜激情在线| 欧美经典三级视频一区二区三区| 色av一区二区| 亚洲高清免费在线| 日本高清不卡视频| 亚洲同性同志一二三专区| 不卡一二三区首页| 亚洲码国产岛国毛片在线| 欧美亚洲日本一区| 亚洲国产美女搞黄色| 91成人在线免费观看| 婷婷亚洲久悠悠色悠在线播放 | 精品少妇一区二区三区日产乱码| 麻豆91免费观看| 国产精品一区二区在线观看网站| 国产日韩精品一区二区三区| 国产精品一级在线| 17c精品麻豆一区二区免费| 不卡在线视频中文字幕| 一区二区三区免费在线观看| 91国偷自产一区二区三区观看| 午夜电影一区二区| 3d动漫精品啪啪一区二区竹菊| 麻豆中文一区二区| 久久久精品人体av艺术| 91在线观看污| 亚洲超丰满肉感bbw| 久久综合九色综合97婷婷| 免费在线成人网| 欧美日韩精品欧美日韩精品一 | 久久久高清一区二区三区| 99久久精品国产毛片| 国产日韩精品一区二区浪潮av| 在线免费观看一区| 亚洲一区二区av在线| 欧美精品一区男女天堂| 日韩高清电影一区| 欧美色图免费看| 亚洲激情欧美激情| 久久网站热最新地址| 成人动漫av在线| 五月天激情综合网| 欧美极品xxx| 欧美精品亚洲一区二区在线播放| 国产老女人精品毛片久久| 亚洲乱码国产乱码精品精98午夜 | 蜜桃视频第一区免费观看| 精品久久久久久久久久久院品网 | 精品视频一区二区不卡| 国产一区二区三区四| 日韩精品一区二区三区swag| 91黄视频在线| caoporm超碰国产精品| 婷婷国产在线综合| 一区二区三区美女| 久久久午夜精品| 91精品国产综合久久精品| 91网站最新地址| aaa欧美日韩| 黑人巨大精品欧美一区| 日本一道高清亚洲日美韩| 久久一区二区视频| 欧美成人video| 91精品国产乱码| 在线亚洲精品福利网址导航| 91免费版在线看| 福利电影一区二区| 国产精品69久久久久水密桃| 日产欧产美韩系列久久99| 亚洲国产色一区| 亚洲欧美成人一区二区三区| 亚洲色欲色欲www在线观看| 欧美日韩精品一区二区三区| 韩日欧美一区二区三区| 亚洲无线码一区二区三区| 国产精品全国免费观看高清| 欧美一级艳片视频免费观看| 日韩欧美一区二区在线视频| 欧美三级日韩三级国产三级| 成人动漫精品一区二区| 久久国产精品无码网站| 国产精品一区免费视频| 国产一区二区精品久久| 美国一区二区三区在线播放| 亚洲综合免费观看高清完整版 | 一区二区三区在线视频观看58 | 国产91精品久久久久久久网曝门 | 欧美写真视频网站| 99精品视频在线免费观看| 国产精华液一区二区三区| 国产做a爰片久久毛片| 亚洲影视在线观看| 亚洲精品乱码久久久久久黑人| 中文字幕av免费专区久久| 中文字幕精品综合| 久久久国产精品午夜一区ai换脸| 欧美一级一区二区| 久久久99精品免费观看| 国产欧美一区二区精品久导航 | 国产一区二区在线影院| 精品影视av免费| 激情六月婷婷久久| 国产成人av影院| 成人免费看的视频| 国产一区二区福利视频| 99精品久久99久久久久| 色悠悠亚洲一区二区| 欧美日韩国产大片| 日韩欧美一二三| 中文字幕巨乱亚洲| 中文字幕一区二区三区四区| 亚洲丝袜精品丝袜在线| 午夜久久久久久久久久一区二区| 美国精品在线观看| 国产精品 欧美精品| 日韩成人免费电影| 狠狠色丁香久久婷婷综|