亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 數字信號處理器 原理、結構及應用基礎-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91一区二区在线| 国产在线视频精品一区| 一本一道综合狠狠老| 亚洲欧洲精品一区二区精品久久久 | 在线观看区一区二| 一区二区在线免费观看| 欧美日韩在线三区| 蜜臀av一区二区| 国产午夜久久久久| 99精品欧美一区二区三区综合在线| 亚洲免费视频中文字幕| 欧美日韩五月天| 麻豆91在线观看| 国产精品初高中害羞小美女文| 色综合天天天天做夜夜夜夜做| 亚洲成人一区二区| 欧美精品一区二区三区久久久| 成人精品小蝌蚪| 亚洲一区精品在线| 久久综合999| 色诱视频网站一区| 美洲天堂一区二卡三卡四卡视频| 国产精品情趣视频| 91精品蜜臀在线一区尤物| 国产成人99久久亚洲综合精品| 亚洲在线一区二区三区| 精品日产卡一卡二卡麻豆| 91一区二区在线| 麻豆一区二区三区| 亚洲日本va在线观看| 日韩午夜在线影院| 91丨porny丨户外露出| 久久国产婷婷国产香蕉| 亚洲人成在线播放网站岛国| 欧美成人vps| 在线一区二区三区四区| 狠狠色狠狠色合久久伊人| 一区二区日韩av| 欧美国产综合色视频| 欧美日韩精品久久久| 北条麻妃国产九九精品视频| 蜜臀av一区二区三区| 亚洲永久免费视频| 日本一区二区三区高清不卡| 91精品在线免费| 91久久免费观看| 粉嫩欧美一区二区三区高清影视| 日韩成人免费电影| 一区二区成人在线| 亚洲欧洲精品成人久久奇米网| 欧美大片拔萝卜| 欧美日韩午夜影院| 色综合天天综合网国产成人综合天| 激情欧美一区二区三区在线观看| 亚洲电影激情视频网站| 亚洲欧洲国产日韩| 国产精品女人毛片| 国产亚洲成aⅴ人片在线观看| 在线不卡免费av| 在线免费观看日本欧美| 不卡av在线免费观看| 激情综合网最新| 欧美aaaaaa午夜精品| 亚洲国产视频a| 亚洲自拍偷拍图区| 亚洲精品一卡二卡| 亚洲丝袜另类动漫二区| 国产精品美女视频| 中文字幕av不卡| 国产精品久久久久一区二区三区共 | 欧美午夜精品免费| 一本大道久久a久久综合婷婷| 成人免费视频免费观看| 不卡的看片网站| 99久久精品国产网站| k8久久久一区二区三区| 成人动漫中文字幕| www.亚洲精品| 91小宝寻花一区二区三区| 99久久er热在这里只有精品66| 成人av在线影院| 99国内精品久久| 在线视频你懂得一区| 欧美日韩一区久久| 制服丝袜av成人在线看| 91精品国产乱码久久蜜臀| 91精品一区二区三区久久久久久 | 99re在线视频这里只有精品| 不卡的看片网站| 在线观看一区二区视频| 欧美三片在线视频观看| 欧美一区二区三区视频免费| 日韩一区二区精品在线观看| 2欧美一区二区三区在线观看视频| www国产精品av| 国产精品传媒入口麻豆| 亚洲一区二区三区四区在线| 五月婷婷综合网| 激情亚洲综合在线| 大美女一区二区三区| 91麻豆免费观看| 91精品在线免费| 国产偷国产偷亚洲高清人白洁| 亚洲欧洲日韩女同| 偷拍亚洲欧洲综合| 国产在线麻豆精品观看| av电影天堂一区二区在线观看| 欧美网站一区二区| 精品不卡在线视频| 中文字幕一区免费在线观看| 无码av免费一区二区三区试看| 黄色资源网久久资源365| av网站免费线看精品| 欧美精品久久天天躁| ww久久中文字幕| 亚洲一二三四在线观看| 久久精品999| 在线观看免费视频综合| 精品剧情在线观看| 一区二区三区精品| 国产精品羞羞答答xxdd| 欧美日韩综合色| 欧美激情资源网| 奇米影视在线99精品| 日本不卡1234视频| 在线视频一区二区免费| 久久夜色精品一区| 亚洲一二三四在线观看| 国产精品一区二区久久精品爱涩 | 色8久久精品久久久久久蜜| 精品国产精品一区二区夜夜嗨| 亚洲精品免费在线观看| 激情伊人五月天久久综合| 在线观看亚洲一区| 国产精品伦理在线| 黑人巨大精品欧美一区| 欧美三片在线视频观看| 中文字幕一区二区三区av| 国内不卡的二区三区中文字幕| 欧美色综合影院| 中文字幕一区二区三区四区不卡 | 91精品国产一区二区三区| 亚洲手机成人高清视频| 成人午夜精品一区二区三区| 精品欧美一区二区三区精品久久| 亚洲电影在线免费观看| 色综合久久久久网| 日韩一区中文字幕| 成人黄色电影在线| 国产亚洲视频系列| 激情综合色丁香一区二区| 91精品国产一区二区三区香蕉 | 青青青爽久久午夜综合久久午夜 | 国产**成人网毛片九色| 精品国产一区二区国模嫣然| 丝袜脚交一区二区| 欧美色图一区二区三区| 亚洲精品国产品国语在线app| eeuss影院一区二区三区| 亚洲国产成人午夜在线一区| 国产伦理精品不卡| 精品国产三级a在线观看| 美女诱惑一区二区| 欧美丰满少妇xxxxx高潮对白| 亚洲一区二区五区| 欧美午夜理伦三级在线观看| 亚洲成a人v欧美综合天堂下载| 在线观看av不卡| 亚洲777理论| 3d成人动漫网站| 人妖欧美一区二区| 欧美成人国产一区二区| 久久99精品国产麻豆不卡| 欧美不卡123| 国产九九视频一区二区三区| 欧美国产精品中文字幕| 成人av在线影院| 一区二区三区四区不卡视频| 欧美色精品天天在线观看视频| 日韩av在线免费观看不卡| 日韩午夜在线影院| 国产91丝袜在线播放九色| 亚洲视频在线一区| 欧美日韩久久久一区| 麻豆精品久久精品色综合| 精品福利av导航| 成人免费观看视频| 一区二区三区精品久久久| 欧美一区欧美二区| 国产精品夜夜嗨| 一区二区三区四区av| 日韩欧美一卡二卡| 国产91精品在线观看| 香港成人在线视频| 亚洲欧美日韩国产手机在线| 欧美日韩国产精选| 国产一区二区三区四| 亚洲少妇最新在线视频| 正在播放亚洲一区| 国产精品1区2区|