亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 數(shù)字信號(hào)處理器 原理、結(jié)構(gòu)及應(yīng)用基礎(chǔ)-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美tickling网站挠脚心| 91色porny在线视频| 日韩一区二区三区av| 日韩精品福利网| 欧美精品tushy高清| 蜜臀av国产精品久久久久| www日韩大片| 不卡av免费在线观看| 亚洲精选免费视频| 欧美一区国产二区| 国产成人久久精品77777最新版本| 国产精品免费丝袜| 欧美视频在线不卡| 美国av一区二区| 中文字幕一区二区不卡| 欧美三级韩国三级日本一级| 精品在线一区二区| 中日韩免费视频中文字幕| 欧美亚洲一区三区| 久久精品国产亚洲5555| 国产精品对白交换视频| 717成人午夜免费福利电影| 国产精品一二三区| 一区二区高清视频在线观看| 日韩欧美国产系列| 99久久精品免费看国产| 蜜桃久久av一区| 国产精品免费av| 欧美精品免费视频| 不卡一区在线观看| 蜜桃av一区二区三区| 18欧美乱大交hd1984| 日韩黄色免费电影| 欧美伦理电影网| 国产精品影视在线| 亚洲天天做日日做天天谢日日欢| 日韩av在线播放中文字幕| 久久女同性恋中文字幕| 欧美日韩视频专区在线播放| 国产99一区视频免费| 亚洲电影视频在线| 亚洲欧洲三级电影| xvideos.蜜桃一区二区| 欧美日韩国产天堂| 91社区在线播放| 国产一区二区在线观看视频| 五月天一区二区三区| 自拍偷拍国产亚洲| 国产三区在线成人av| 51精品国自产在线| 欧美性猛片xxxx免费看久爱| fc2成人免费人成在线观看播放 | 国产午夜精品一区二区| 欧美日韩亚洲另类| 一本一道久久a久久精品| 国产精品中文字幕日韩精品| 日本免费在线视频不卡一不卡二| 亚洲理论在线观看| 中国av一区二区三区| 久久久久久电影| 日韩精品一区二区三区四区 | 精品久久免费看| 欧美三级中文字| 在线观看免费视频综合| 99久久精品国产网站| 懂色av噜噜一区二区三区av| 国产在线国偷精品产拍免费yy | 亚洲午夜久久久久久久久电影院 | 国产一级精品在线| 蜜桃久久久久久久| 奇米一区二区三区| 秋霞午夜鲁丝一区二区老狼| 五月天婷婷综合| 午夜精品久久久久久久99水蜜桃| 一区二区三区四区乱视频| 亚洲色图在线看| 亚洲欧美另类久久久精品2019| 国产精品盗摄一区二区三区| 亚洲视频精选在线| 亚洲激情av在线| 一区二区三区国产| 香蕉成人啪国产精品视频综合网| 亚洲国产一区二区在线播放| 亚洲成a人v欧美综合天堂下载| 亚洲成年人网站在线观看| 亚洲成人av电影在线| 亚洲午夜在线电影| 蜜桃av一区二区在线观看| 国内精品国产三级国产a久久| 国产精品资源站在线| 成人av免费在线观看| 91麻豆免费在线观看| 欧美性做爰猛烈叫床潮| 欧美一级免费大片| 久久伊人蜜桃av一区二区| 国产精品丝袜一区| 高清不卡一二三区| 91精品91久久久中77777| 欧美精品色一区二区三区| 亚洲精品一线二线三线无人区| 国产日韩影视精品| 尤物在线观看一区| 捆绑调教美女网站视频一区| 成人永久免费视频| 欧美视频一区在线观看| 精品国产电影一区二区| 中文字幕av不卡| 亚洲一区二区免费视频| 国产一区二区视频在线| 色综合久久久久久久| 欧美一区二区三区色| 国产精品入口麻豆原神| 日韩精品视频网站| 成人综合在线观看| 欧美卡1卡2卡| 中文字幕不卡三区| 青椒成人免费视频| 一本大道综合伊人精品热热| 日韩精品一区二区三区在线播放| 国产精品丝袜91| 男女男精品网站| 色噜噜久久综合| 久久久亚洲欧洲日产国码αv| 亚洲一区二区三区在线看| 国产乱码精品一区二区三区忘忧草 | 丁香天五香天堂综合| 欧美高清视频一二三区| 国产女人18毛片水真多成人如厕| 亚洲午夜免费视频| 91在线精品一区二区| 精品入口麻豆88视频| 亚洲曰韩产成在线| 99久久国产综合精品麻豆| 久久亚洲影视婷婷| 日韩精品午夜视频| 91黄色免费看| 国产女人水真多18毛片18精品视频 | 亚洲精品视频一区二区| 国产经典欧美精品| 日韩欧美123| 午夜精品一区二区三区电影天堂 | 五月天久久比比资源色| 成人av网址在线观看| 久久九九久久九九| 捆绑调教美女网站视频一区| 欧美日韩aaaaaa| 一区二区三区四区国产精品| 成人的网站免费观看| 久久精品亚洲一区二区三区浴池| 秋霞影院一区二区| 在线不卡免费欧美| 亚洲一区二区三区自拍| 91色综合久久久久婷婷| 亚洲欧洲美洲综合色网| 成人激情校园春色| 国产精品美女久久久久久久久久久 | 色综合视频在线观看| 国产精品狼人久久影院观看方式| 国产成人免费视频网站| 久久久蜜桃精品| 国产精品一二三在| 国产一区二区三区香蕉| 欧美高清www午色夜在线视频| 亚洲一级不卡视频| 欧美专区亚洲专区| 亚洲一区二区四区蜜桃| 欧美性一二三区| 亚洲一二三专区| 欧美美女视频在线观看| 日韩高清在线一区| 欧美一区二区精品久久911| 视频在线观看一区| 欧美xxxxxxxx| 高清在线观看日韩| 亚洲人成精品久久久久| 日本乱码高清不卡字幕| 亚洲一区二区三区国产| 91精品在线观看入口| 久久激情五月激情| 久久久国际精品| 97精品电影院| 亚洲一区二区三区自拍| 欧美一二三区在线| 国产精品香蕉一区二区三区| 国产精品久久久久aaaa樱花| 色成年激情久久综合| 日韩综合小视频| 2023国产精品自拍| 99精品国产视频| 亚洲国产欧美日韩另类综合| 欧美一区二区三区小说| 粉嫩一区二区三区在线看| 亚洲视频一区二区免费在线观看| 欧美久久久久久蜜桃| 国模一区二区三区白浆| 亚洲激情网站免费观看| 欧美成人猛片aaaaaaa| 成av人片一区二区| 天天操天天综合网| 中文天堂在线一区|