亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 數(shù)字信號處理器 原理、結構及應用基礎-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品国产乱码久久久久久久久 | 亚洲精品在线免费播放| 国产亚洲va综合人人澡精品| 椎名由奈av一区二区三区| 日本午夜精品视频在线观看| 99精品国产视频| 国产一区啦啦啦在线观看| 欧美福利电影网| 国产一区二区三区在线观看免费| 久久综合久久综合久久| 国产成人超碰人人澡人人澡| 中文字幕字幕中文在线中不卡视频| 国产一区二区精品在线观看| 成人免费小视频| 91成人免费在线| 美日韩一区二区| 日韩欧美国产小视频| 美女脱光内衣内裤视频久久影院| 日韩三区在线观看| a4yy欧美一区二区三区| 韩国理伦片一区二区三区在线播放 | 亚洲第一久久影院| 欧美一级夜夜爽| 欧美午夜精品理论片a级按摩| 蜜臀av性久久久久蜜臀aⅴ四虎| 国产精品看片你懂得| 色综合 综合色| 欧美午夜精品久久久| 国产精品一区二区你懂的| 一区二区三区蜜桃| 亚洲欧美视频在线观看| 亚洲视频一区二区在线观看| 精品国产91九色蝌蚪| 亚洲成年人影院| 精品处破学生在线二十三| 91精品福利在线| 日韩欧美一区在线| 国产精品萝li| 在线免费视频一区二区| 色欧美日韩亚洲| 一级女性全黄久久生活片免费| 成人app网站| 亚洲欧美国产77777| 欧美日韩精品欧美日韩精品一 | 蜜臂av日日欢夜夜爽一区| 92国产精品观看| 国产精品一二三四区| 国产精品一区三区| 东方欧美亚洲色图在线| 极品少妇xxxx精品少妇偷拍| 一区二区在线观看视频| 亚洲最大色网站| 午夜欧美在线一二页| 日韩中文字幕亚洲一区二区va在线| 亚洲亚洲精品在线观看| 日日摸夜夜添夜夜添精品视频| 午夜精品一区二区三区三上悠亚| 免费看日韩精品| 国产精品一区二区你懂的| 色综合久久久久网| 日韩视频不卡中文| 综合欧美一区二区三区| 蜜桃视频一区二区三区在线观看| 国产乱码精品1区2区3区| 欧美日韩精品综合在线| 国产精品乱码人人做人人爱| 夜夜亚洲天天久久| 国产91精品入口| 91理论电影在线观看| 欧美一区二区视频在线观看2022 | 中文字幕一区二区三区四区不卡| 欧美少妇性性性| 北条麻妃一区二区三区| 欧美视频一区二| 欧美激情中文不卡| 欧美一区二区三区免费观看视频| 免费观看在线综合| 91精品在线观看入口| 一区二区三区在线视频播放| 精品播放一区二区| 91在线视频在线| 激情成人综合网| 亚洲精品久久嫩草网站秘色| 久久蜜桃av一区二区天堂| 欧美日韩国产成人在线91| 成人午夜电影小说| 麻豆精品久久精品色综合| 伊人婷婷欧美激情| 国产成人亚洲综合色影视 | 精品一区二区三区av| 欧美日韩国产123区| 亚洲自拍都市欧美小说| 成人av免费在线| 国产精品成人网| 91麻豆123| 日韩电影免费在线| 久久久久久一级片| 国产福利一区在线观看| 国产精品久久精品日日| 成人免费毛片a| 一区精品在线播放| 欧美在线视频全部完| 天天综合网 天天综合色| 91精品久久久久久久99蜜桃| 国产一级精品在线| 国产精品免费人成网站| 欧美性高清videossexo| 美女视频一区二区三区| 国产精品日韩成人| 欧美一区二区三区免费| 美女视频网站黄色亚洲| 中文欧美字幕免费| 欧美一区二区视频网站| 亚洲444eee在线观看| 亚洲天堂网中文字| 亚洲视频1区2区| 日韩免费电影网站| 秋霞午夜鲁丝一区二区老狼| 日韩欧美美女一区二区三区| 91女厕偷拍女厕偷拍高清| 奇米综合一区二区三区精品视频| 国产成人免费视频网站高清观看视频| 99精品久久99久久久久| 欧美巨大另类极品videosbest | 日本一区二区电影| 欧美激情一区二区三区全黄| 国产免费观看久久| 日韩一区有码在线| 一区二区高清视频在线观看| 亚洲自拍偷拍麻豆| 日本麻豆一区二区三区视频| 免费高清在线视频一区·| 国产人成亚洲第一网站在线播放| 欧美高清dvd| 日韩欧美第一区| 精品国产伦一区二区三区免费| 精品国产百合女同互慰| 日韩欧美资源站| 精品久久国产97色综合| 91麻豆精品国产91久久久久久| 欧美三级在线播放| 日韩欧美国产系列| 精品国产乱子伦一区| 国产拍欧美日韩视频二区| 久久久高清一区二区三区| 国产精品网曝门| 亚洲欧美日韩国产综合| 奇米在线7777在线精品| 蜜臀久久99精品久久久久宅男| 精品一区二区三区在线播放视频| 国产美女在线精品| 国产91丝袜在线播放九色| 色综合久久中文字幕综合网| 制服丝袜激情欧洲亚洲| 国产精品久久久久久久久免费丝袜| 中文字幕一区二区三区在线播放 | 日日摸夜夜添夜夜添亚洲女人| 亚洲视频一二三| 免费久久精品视频| 精品视频色一区| 亚洲天堂网中文字| 久久成人久久爱| 成人免费高清视频在线观看| av电影一区二区| 精品少妇一区二区三区在线播放| 国产精品色眯眯| 成人爽a毛片一区二区免费| 免费在线观看视频一区| 国产一区二区三区日韩| 久久久久久一二三区| 国产清纯白嫩初高生在线观看91| 99精品久久只有精品| 国产a久久麻豆| 99久久婷婷国产综合精品 | 欧美三级韩国三级日本三斤| 欧美日韩国产一二三| 日本道色综合久久| 日本91福利区| 日韩一级免费一区| 亚洲另类色综合网站| 欧美日本视频在线| 久久精品国产在热久久| 国产亚洲精品中文字幕| 蜜桃视频一区二区三区| 91高清在线观看| 亚洲一区成人在线| 欧美电影免费观看完整版| 久久97超碰国产精品超碰| 国产精品电影一区二区| 99久久777色| 日日摸夜夜添夜夜添精品视频 | 欧美三片在线视频观看| 久久这里只精品最新地址| 中文字幕在线不卡一区 | 美女任你摸久久 | 91久久奴性调教| 一区二区三区四区精品在线视频 | 国产资源在线一区| 欧美日韩激情一区| 国产精品亚洲第一区在线暖暖韩国|