亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 數(shù)字信號處理器 原理、結(jié)構(gòu)及應(yīng)用基礎(chǔ)-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品久久久三级丝袜| 26uuu亚洲综合色欧美| 精品综合久久久久久8888| 成人欧美一区二区三区黑人麻豆| 欧美视频中文字幕| 国产suv精品一区二区三区| 午夜精品影院在线观看| 中文字幕在线不卡一区| 欧美成人精品福利| 欧美在线免费观看视频| 成人动漫在线一区| 久久超碰97中文字幕| 亚洲chinese男男1069| 国产精品视频一二| 精品国产一区二区亚洲人成毛片 | 91精品国产色综合久久ai换脸 | 午夜伊人狠狠久久| 欧美国产一区二区在线观看 | 国产精品久久三| 欧美精品一区二区三区蜜桃视频 | av在线播放一区二区三区| 狠狠色丁香九九婷婷综合五月| 亚洲国产成人91porn| 亚洲色图视频免费播放| 中文乱码免费一区二区| 久久久不卡网国产精品二区 | 久久亚洲二区三区| 欧美一区二区三区免费在线看| 色婷婷一区二区三区四区| av一区二区三区在线| av资源网一区| 午夜精品爽啪视频| 欧美一级搡bbbb搡bbbb| 欧美电影免费观看高清完整版| 成人国产精品免费| 日本强好片久久久久久aaa| 欧美日韩高清一区| 91在线播放网址| 美国毛片一区二区| 国产网站一区二区| 欧美一区二区三区的| 99久久精品国产导航| 精品一区二区三区久久久| 欧美激情一二三区| 亚洲天天做日日做天天谢日日欢| 欧美一区二区视频观看视频 | 1000部国产精品成人观看| 欧美嫩在线观看| 美女网站色91| 精品亚洲porn| 亚洲成av人影院| 国产精品免费久久久久| 欧美亚洲丝袜传媒另类| 91精品国产综合久久蜜臀| 94-欧美-setu| 国产1区2区3区精品美女| 在线观看日韩电影| 日韩午夜小视频| 欧美色窝79yyyycom| 北条麻妃国产九九精品视频| 国产欧美一区二区精品忘忧草| 中文在线一区二区| 久久综合色婷婷| 4438x成人网最大色成网站| 经典三级视频一区| 免费观看久久久4p| 国产精品久久久久久久浪潮网站 | 不卡的av在线播放| 九一九一国产精品| 久久久精品综合| 亚洲制服丝袜av| 玉足女爽爽91| 专区另类欧美日韩| 亚洲素人一区二区| 成人欧美一区二区三区1314| 久久久噜噜噜久久人人看| 久久精品夜色噜噜亚洲a∨| 亚洲女同女同女同女同女同69| 中文字幕在线播放不卡一区| 国产日韩欧美激情| 国产精品福利一区| 日韩和欧美的一区| 久久国产尿小便嘘嘘| 久久99精品久久久久久| 亚洲二区在线观看| 成人小视频免费观看| 国产99精品在线观看| 波多野结衣在线一区| 日韩精品一级二级| 奇米影视一区二区三区小说| 日韩成人伦理电影在线观看| 免费成人av在线| 色猫猫国产区一区二在线视频| 91色在线porny| 在线亚洲人成电影网站色www| 色综合色综合色综合| 国产欧美日韩综合| 亚洲欧美韩国综合色| 亚洲成人一区二区在线观看| 国产一区二区在线视频| 99re热这里只有精品视频| 日本高清不卡一区| 日韩一区二区不卡| 亚洲一区二区视频在线观看| 日本va欧美va瓶| 国产精品亚洲综合一区在线观看| 制服丝袜在线91| 精品欧美乱码久久久久久1区2区| 久久久久久久久蜜桃| 亚洲免费电影在线| 国产亚洲精品福利| 一区二区三区在线免费| 日本va欧美va精品发布| 日韩视频一区二区| 亚洲成av人片| 国产一区福利在线| 色综合咪咪久久| 天堂精品中文字幕在线| 精品一区二区三区在线观看国产| 成人性视频免费网站| 国产人久久人人人人爽| 午夜伊人狠狠久久| 成人午夜视频网站| 东方欧美亚洲色图在线| 91精品婷婷国产综合久久| 国产精品全国免费观看高清| 午夜免费久久看| 欧美亚洲国产怡红院影院| 久久奇米777| 亚洲第一搞黄网站| 在线综合视频播放| 国产精品高潮久久久久无| 蜜臀91精品一区二区三区| 热久久国产精品| 成人av在线电影| 久久免费电影网| 最近日韩中文字幕| 激情偷乱视频一区二区三区| 91福利国产成人精品照片| 色综合色狠狠天天综合色| 久久日韩粉嫩一区二区三区| 亚洲一区视频在线| 婷婷成人激情在线网| 91精品国产福利在线观看 | 日韩久久久久久| 一区二区欧美精品| 国产电影精品久久禁18| 宅男在线国产精品| 亚洲精品免费一二三区| 亚洲欧洲韩国日本视频| 在线观看日韩国产| 亚洲色图另类专区| 国产91精品精华液一区二区三区 | 中文字幕一区三区| 日本aⅴ亚洲精品中文乱码| 成人app网站| 一区二区三区欧美亚洲| 成人黄色小视频在线观看| 在线观看一区不卡| 日本成人在线一区| 欧美男女性生活在线直播观看| 亚洲天堂成人在线观看| 日韩三级视频在线观看| 久久一区二区三区四区| 国产欧美视频在线观看| 国产一区二区三区日韩| 久久综合久久99| 亚洲综合色区另类av| 日韩三级中文字幕| 午夜欧美一区二区三区在线播放| 久久精品国产99| 国产精品免费久久| 成人sese在线| 欧美三级电影一区| 国产精品伊人色| 久久久久久免费| 奇米精品一区二区三区四区 | 欧美一区二区成人| 亚洲另类在线视频| 91黄色免费看| 亚洲aaa精品| 91国偷自产一区二区三区成为亚洲经典| 中文字幕日本乱码精品影院| 99久久精品免费观看| 久久精品综合网| 制服.丝袜.亚洲.中文.综合 | 日产国产高清一区二区三区 | 亚洲欧美综合网| 日韩三区在线观看| 久久激情五月激情| 久久亚洲一区二区三区明星换脸| 91黄色激情网站| 视频一区免费在线观看| 日韩一区二区三| 91久久精品网| 日产欧产美韩系列久久99| 精品国产精品网麻豆系列 | 欧美色精品天天在线观看视频| 五月天激情小说综合| 欧美日韩精品欧美日韩精品|