亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 數字信號處理器 原理、結構及應用基礎-TMS320F28x所附光盤源程序C-C++ 劉和平等編著
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本在线不卡视频一二三区| 人人狠狠综合久久亚洲| 欧美日韩黄色影视| 国产伦精品一区二区三区免费| 成人免费在线视频观看| 日韩欧美一级二级三级| 色综合中文综合网| 国产欧美精品在线观看| 欧美日产国产精品| a在线欧美一区| 黑人巨大精品欧美黑白配亚洲| 亚洲午夜羞羞片| 中文字幕日韩精品一区| 精品国产百合女同互慰| 91.xcao| 91久久人澡人人添人人爽欧美 | 成人激情免费视频| 久久精品国产99国产| 亚洲国产精品久久人人爱| 中文字幕一区二区三区色视频| 精品蜜桃在线看| 91精品国产日韩91久久久久久| 99精品久久久久久| 成人综合婷婷国产精品久久免费| 另类专区欧美蜜桃臀第一页| 午夜激情久久久| 亚洲成在人线免费| 亚洲一区在线观看网站| 亚洲精品综合在线| 亚洲丝袜制服诱惑| 亚洲欧美综合色| 亚洲三级电影全部在线观看高清| 中文字幕欧美国产| 国产精品婷婷午夜在线观看| 久久久久9999亚洲精品| 久久精品欧美一区二区三区麻豆| 精品福利一区二区三区| 26uuu精品一区二区三区四区在线| 3atv在线一区二区三区| 5566中文字幕一区二区电影| 欧美三电影在线| 欧美性极品少妇| 在线不卡中文字幕| 欧美一区二区三区婷婷月色| 91精品午夜视频| 欧美一区二区三区不卡| 久久久影视传媒| 欧美在线|欧美| 91在线看国产| 亚洲激情一二三区| 国产欧美日本一区二区三区| 欧美一卡二卡在线| 精品嫩草影院久久| 国产欧美精品在线观看| 亚洲欧洲国产专区| 亚洲一区二区高清| 奇米777欧美一区二区| 精品一区二区免费视频| 成人性视频免费网站| 99久久er热在这里只有精品66| 色偷偷久久一区二区三区| 欧美无砖专区一中文字| 欧美一区二区三区人| 国产偷国产偷精品高清尤物| 国产精品国产三级国产普通话99| 一区二区三区在线观看网站| 天天av天天翘天天综合网| 免费观看日韩av| 成人精品免费视频| 欧美日本一区二区三区| 久久久久久久久一| 亚洲另类一区二区| 欧美色综合影院| 精品毛片乱码1区2区3区| 国产精品久久久久久亚洲毛片| 亚洲一区二区不卡免费| 国产精品一区二区在线播放| 91麻豆精东视频| 精品日本一线二线三线不卡| 国产精品视频免费| 视频一区二区三区在线| 国产高清精品在线| 欧美日韩精品综合在线| 久久久久久久久久久久久久久99| 日韩一区日韩二区| 美洲天堂一区二卡三卡四卡视频| 风间由美一区二区三区在线观看 | 精品国产一区a| 1024国产精品| 久久成人免费电影| 一本到高清视频免费精品| 精品理论电影在线| 亚洲一区二区免费视频| 国产精品99久久不卡二区| 欧美日韩欧美一区二区| 国产精品网站在线播放| 蜜臀av国产精品久久久久| 99精品视频一区二区三区| 欧美刺激脚交jootjob| 亚洲精品视频免费看| 韩日欧美一区二区三区| 欧美日本一道本| 亚洲欧美日本在线| 高清不卡在线观看| 日韩欧美国产高清| 午夜成人在线视频| 色综合久久天天综合网| 国产欧美精品一区二区色综合| 日韩高清不卡在线| 欧美性大战久久久| 最新国产精品久久精品| 激情六月婷婷综合| 欧美一区二区三区在线视频| 一区二区不卡在线播放| 成人av在线播放网址| 久久精品视频一区二区| 久久99国内精品| 91麻豆精品国产91久久久更新时间| 亚洲视频在线观看三级| 不卡的av中国片| 中文字幕久久午夜不卡| 国产不卡视频在线观看| 久久综合久久鬼色| 国产真实乱对白精彩久久| 日韩欧美一区二区免费| 日本vs亚洲vs韩国一区三区| 欧美日韩国产免费一区二区| 亚洲综合999| 精品视频在线看| 亚洲午夜日本在线观看| 日本高清不卡在线观看| **欧美大码日韩| 91小视频在线观看| 亚洲男人天堂一区| 日本电影亚洲天堂一区| 一区二区三区在线观看网站| 色拍拍在线精品视频8848| 亚洲三级电影全部在线观看高清| av午夜精品一区二区三区| 亚洲欧洲精品一区二区三区| 99r精品视频| 樱桃视频在线观看一区| 91福利在线导航| 五月婷婷综合在线| 日韩视频一区二区三区| 美国十次综合导航| 久久久久国色av免费看影院| 高清在线成人网| 亚洲免费观看高清在线观看| 91久久奴性调教| 图片区小说区国产精品视频| 欧美一区永久视频免费观看| 久久er精品视频| 国产欧美1区2区3区| 91日韩在线专区| 午夜免费欧美电影| 欧美mv日韩mv国产| www.av亚洲| 亚洲自拍偷拍综合| 精品久久五月天| 99国产精品国产精品毛片| 亚洲精品成人悠悠色影视| 欧美日韩国产乱码电影| 麻豆精品久久久| 国产精品久久久久久久久动漫| 欧亚洲嫩模精品一区三区| 免费人成在线不卡| 中文欧美字幕免费| 欧美日韩精品系列| 国产一区在线观看麻豆| 亚洲欧洲99久久| 欧美一区二区三区免费在线看| 粉嫩av亚洲一区二区图片| 亚洲一区二三区| 久久亚洲综合色一区二区三区| 91在线观看下载| 久久99深爱久久99精品| 亚洲欧美电影一区二区| 欧美成人video| 91丝袜高跟美女视频| 另类成人小视频在线| 亚洲欧美一区二区在线观看| 日韩一级二级三级| av高清久久久| 精品系列免费在线观看| 亚洲精品伦理在线| 精品久久99ma| 欧美在线观看一区二区| 国产精品一品二品| 亚洲成av人片在线观看| 国产精品青草久久| 欧美一区二区精品在线| 色综合天天综合网天天狠天天 | 国产真实精品久久二三区| 亚洲男人的天堂在线观看| 久久众筹精品私拍模特| 欧美日韩国产在线播放网站| 成人免费观看男女羞羞视频| 奇米精品一区二区三区在线观看 | 欧美在线短视频|