亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? a2d.sim.rpt

?? 將AD轉換得到的八位數(shù)據(jù)存入RAM
?? RPT
?? 第 1 頁 / 共 4 頁
字號:
Simulator report for a2d
Sun Apr 27 23:03:18 2008
Quartus II Version 7.0 Build 33 02/05/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Simulator Summary
  3. Simulator Settings
  4. Simulation Waveforms
  5. Coverage Summary
  6. Complete 1/0-Value Coverage
  7. Missing 1-Value Coverage
  8. Missing 0-Value Coverage
  9. Simulator INI Usage
 10. Simulator Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+---------------------------------------------+
; Simulator Summary                           ;
+-----------------------------+---------------+
; Type                        ; Value         ;
+-----------------------------+---------------+
; Simulation Start Time       ; 0 ps          ;
; Simulation End Time         ; 1.0 ms        ;
; Simulation Netlist Size     ; 348 nodes     ;
; Simulation Coverage         ;      50.36 %  ;
; Total Number of Transitions ; 679698        ;
; Simulation Breakpoints      ; 0             ;
; Family                      ; MAX II        ;
; Device                      ; EPM1270T144C5 ;
+-----------------------------+---------------+


+-------------------------------------------------------------------------------------------------------------------------+
; Simulator Settings                                                                                                      ;
+--------------------------------------------------------------------------------------------+------------+---------------+
; Option                                                                                     ; Setting    ; Default Value ;
+--------------------------------------------------------------------------------------------+------------+---------------+
; Simulation mode                                                                            ; Timing     ; Timing        ;
; Start time                                                                                 ; 0 ns       ; 0 ns          ;
; Simulation results format                                                                  ; CVWF       ;               ;
; Add pins automatically to simulation output waveforms                                      ; On         ; On            ;
; Check outputs                                                                              ; Off        ; Off           ;
; Report simulation coverage                                                                 ; On         ; On            ;
; Display complete 1/0 value coverage report                                                 ; On         ; On            ;
; Display missing 1-value coverage report                                                    ; On         ; On            ;
; Display missing 0-value coverage report                                                    ; On         ; On            ;
; Detect setup and hold time violations                                                      ; Off        ; Off           ;
; Detect glitches                                                                            ; Off        ; Off           ;
; Disable timing delays in Timing Simulation                                                 ; Off        ; Off           ;
; Generate Signal Activity File                                                              ; Off        ; Off           ;
; Generate VCD File for PowerPlay Power Analyzer                                             ; Off        ; Off           ;
; Group bus channels in simulation results                                                   ; Off        ; Off           ;
; Preserve fewer signal transitions to reduce memory requirements                            ; On         ; On            ;
; Trigger vector comparison with the specified mode                                          ; INPUT_EDGE ; INPUT_EDGE    ;
; Disable setup and hold time violations detection in input registers of bi-directional pins ; Off        ; Off           ;
; Overwrite Waveform Inputs With Simulation Outputs                                          ; Off        ;               ;
; Glitch Filtering                                                                           ; Off        ; Off           ;
+--------------------------------------------------------------------------------------------+------------+---------------+


+----------------------+
; Simulation Waveforms ;
+----------------------+
Waveform report data cannot be output to ASCII.
Please use Quartus II to view the waveform report data.


+--------------------------------------------------------------------+
; Coverage Summary                                                   ;
+-----------------------------------------------------+--------------+
; Type                                                ; Value        ;
+-----------------------------------------------------+--------------+
; Total coverage as a percentage                      ;      50.36 % ;
; Total nodes checked                                 ; 348          ;
; Total output ports checked                          ; 417          ;
; Total output ports with complete 1/0-value coverage ; 210          ;
; Total output ports with no 1/0-value coverage       ; 196          ;
; Total output ports with no 1-value coverage         ; 197          ;
; Total output ports with no 0-value coverage         ; 206          ;
+-----------------------------------------------------+--------------+


The following table displays output ports that toggle between 1 and 0 during simulation.
+-----------------------------------------------------------------------------+
; Complete 1/0-Value Coverage                                                 ;
+----------------------------+-----------------------------+------------------+
; Node Name                  ; Output Port Name            ; Output Port Type ;
+----------------------------+-----------------------------+------------------+
; |a2d|t_adcs                ; |a2d|t_adcs                 ; regout           ;
; |a2d|t_ramcs               ; |a2d|t_ramcs                ; regout           ;
; |a2d|count1[9]             ; |a2d|count1[9]              ; regout           ;
; |a2d|count1[10]            ; |a2d|LessThan12~208         ; combout          ;
; |a2d|count1[10]            ; |a2d|count1[10]             ; regout           ;
; |a2d|count1[6]             ; |a2d|LessThan2~183          ; combout          ;
; |a2d|count1[6]             ; |a2d|count1[6]              ; regout           ;
; |a2d|count1[8]             ; |a2d|count1[8]              ; regout           ;
; |a2d|count1[7]             ; |a2d|count1[7]              ; regout           ;
; |a2d|LessThan2~184         ; |a2d|LessThan2~184          ; combout          ;
; |a2d|count1[3]             ; |a2d|count1[3]              ; regout           ;
; |a2d|LessThan2~185         ; |a2d|LessThan2~185          ; combout          ;
; |a2d|LessThan4~277         ; |a2d|LessThan4~277          ; combout          ;
; |a2d|LessThan2~186         ; |a2d|LessThan2~186          ; combout          ;
; |a2d|time[3]               ; |a2d|time[3]~565            ; cout0            ;
; |a2d|time[3]               ; |a2d|time[3]~565COUT1       ; cout1            ;
; |a2d|time[1]               ; |a2d|time[1]~571            ; cout0            ;
; |a2d|time[1]               ; |a2d|time[1]~571COUT1       ; cout1            ;
; |a2d|time[2]               ; |a2d|time[2]~572            ; cout0            ;
; |a2d|time[2]               ; |a2d|time[2]~572COUT1       ; cout1            ;
; |a2d|time[0]               ; |a2d|time[0]                ; regout           ;
; |a2d|LessThan0~127         ; |a2d|LessThan0~127          ; combout          ;
; |a2d|t_adcs~337            ; |a2d|t_adcs~337             ; combout          ;
; |a2d|count1[4]             ; |a2d|LessThan6~309          ; combout          ;
; |a2d|count1[4]             ; |a2d|count1[4]              ; regout           ;
; |a2d|LessThan4~278         ; |a2d|LessThan4~278          ; combout          ;
; |a2d|t_adcs~338            ; |a2d|t_adcs~338             ; combout          ;
; |a2d|count1[12]            ; |a2d|count1[12]             ; regout           ;
; |a2d|LessThan4~279         ; |a2d|LessThan4~279          ; combout          ;
; |a2d|count1[0]             ; |a2d|Equal0~77              ; combout          ;
; |a2d|count1[0]             ; |a2d|count1[0]              ; regout           ;
; |a2d|LessThan3~176         ; |a2d|LessThan3~176          ; combout          ;
; |a2d|t_rd~192              ; |a2d|t_rd~192               ; combout          ;
; |a2d|count1[11]            ; |a2d|LessThan2~187          ; combout          ;
; |a2d|count1[11]            ; |a2d|count1[11]             ; regout           ;
; |a2d|t_ramdata[3]~3443     ; |a2d|t_ramdata[3]~3443      ; combout          ;
; |a2d|LessThan3~177         ; |a2d|LessThan3~177          ; combout          ;
; |a2d|t_int[0]~422          ; |a2d|t_int[0]~422           ; combout          ;
; |a2d|t_int[0]              ; |a2d|t_int[0]               ; regout           ;
; |a2d|t_addata[0]~345       ; |a2d|t_addata[0]~345        ; combout          ;
; |a2d|t_addata[0]~346       ; |a2d|t_addata[0]~346        ; combout          ;
; |a2d|count1[5]             ; |a2d|LessThan7~342          ; combout          ;
; |a2d|count1[5]             ; |a2d|count1[5]              ; regout           ;
; |a2d|LessThan7~343         ; |a2d|LessThan7~343          ; combout          ;
; |a2d|count1[2]             ; |a2d|count1[0]~1248         ; combout          ;
; |a2d|count1[2]             ; |a2d|count1[2]              ; regout           ;
; |a2d|LessThan9~217         ; |a2d|LessThan9~217          ; combout          ;
; |a2d|t_ramcs~736           ; |a2d|t_ramcs~736            ; combout          ;
; |a2d|count1[1]             ; |a2d|LessThan6~310          ; combout          ;
; |a2d|count1[1]             ; |a2d|count1[1]              ; regout           ;
; |a2d|LessThan6~311         ; |a2d|LessThan6~311          ; combout          ;
; |a2d|t_ramdata[3]~3444     ; |a2d|t_ramdata[3]~3444      ; combout          ;
; |a2d|t_ramcs~737           ; |a2d|t_ramcs~737            ; combout          ;
; |a2d|t_ramcs~738           ; |a2d|t_ramcs~738            ; combout          ;
; |a2d|t_ramcs~741           ; |a2d|t_ramcs~741            ; combout          ;
; |a2d|t_ramcs~742           ; |a2d|t_ramcs~742            ; combout          ;
; |a2d|LessThan6~312         ; |a2d|LessThan6~312          ; combout          ;
; |a2d|LessThan8~164         ; |a2d|LessThan8~164          ; combout          ;
; |a2d|LessThan7~344         ; |a2d|LessThan7~344          ; combout          ;
; |a2d|t_sck~1001            ; |a2d|t_sck~1001             ; combout          ;
; |a2d|t_sck~1002            ; |a2d|t_sck~1002             ; combout          ;
; |a2d|LessThan5~290         ; |a2d|LessThan5~290          ; combout          ;
; |a2d|LessThan5~291         ; |a2d|LessThan5~291          ; combout          ;
; |a2d|t_sck~1003            ; |a2d|t_sck~1003             ; combout          ;
; |a2d|LessThan13~115        ; |a2d|LessThan13~115         ; combout          ;
; |a2d|t_ramsi               ; |a2d|t_ramsi                ; regout           ;
; |a2d|t_dadin~345           ; |a2d|t_dadin~345            ; combout          ;
; |a2d|ram_part_addr[1]      ; |a2d|ram_part_addr[1]       ; regout           ;
; |a2d|ram_part_addr[0]      ; |a2d|ram_part_addr[0]       ; regout           ;
; |a2d|t_dadin~347           ; |a2d|t_dadin~347            ; combout          ;
; |a2d|t_dadata[5]           ; |a2d|Mux2~38                ; combout          ;
; |a2d|t_dadata[1]           ; |a2d|Mux2~40                ; combout          ;
; |a2d|Add1~192              ; |a2d|Add1~192               ; combout          ;
; |a2d|Add1~192              ; |a2d|Add1~193               ; cout             ;
; |a2d|Add1~194              ; |a2d|Add1~194               ; combout          ;
; |a2d|Add1~194              ; |a2d|Add1~195               ; cout0            ;
; |a2d|Equal0~78             ; |a2d|Equal0~78              ; combout          ;
; |a2d|LessThan7~345         ; |a2d|LessThan7~345          ; combout          ;
; |a2d|Equal0~79             ; |a2d|Equal0~79              ; combout          ;
; |a2d|Add1~196              ; |a2d|Add1~196               ; combout          ;
; |a2d|Add1~196              ; |a2d|Add1~197               ; cout0            ;
; |a2d|Add1~198              ; |a2d|Add1~198               ; combout          ;
; |a2d|Add1~198              ; |a2d|Add1~199               ; cout             ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩一区在线播放| 色综合久久综合中文综合网| 日韩欧美国产不卡| 另类小说视频一区二区| 精品国产免费人成在线观看| 国产一区999| 亚洲国产高清在线观看视频| 国产99久久久国产精品潘金 | av动漫一区二区| 亚洲色图丝袜美腿| 欧美亚洲免费在线一区| 亚洲va韩国va欧美va| 日韩一级免费一区| 丁香网亚洲国际| 亚洲人精品午夜| 欧美日韩一级二级三级| 久久精品国产亚洲高清剧情介绍| 久久综合成人精品亚洲另类欧美| 不卡一二三区首页| 丝袜美腿一区二区三区| 精品电影一区二区| 97久久超碰国产精品| 午夜久久久久久电影| 26uuu国产电影一区二区| 成人a级免费电影| 亚洲第一久久影院| 国产午夜精品一区二区| 欧美综合在线视频| 韩国v欧美v日本v亚洲v| 一区二区三区日韩在线观看| 欧美电影免费观看完整版| 成人app网站| 蜜桃在线一区二区三区| 亚洲天堂网中文字| 精品免费国产二区三区| 在线观看免费亚洲| 国产精品一区一区| 亚洲国产精品一区二区www| 精品99999| 欧美日韩和欧美的一区二区| 成人手机在线视频| 偷拍一区二区三区| 18成人在线观看| 久久精品一区蜜桃臀影院| 欧美三级欧美一级| 波多野结衣的一区二区三区| 麻豆精品一区二区av白丝在线| 国产精品沙发午睡系列990531| 欧美一级在线免费| 色素色在线综合| 国产成人免费xxxxxxxx| 日本午夜精品视频在线观看| 一区二区在线看| 亚洲国产精品成人综合色在线婷婷| 欧美一区二区高清| 在线视频欧美区| fc2成人免费人成在线观看播放| 美女精品自拍一二三四| 亚洲自拍与偷拍| 18欧美亚洲精品| 亚洲国产精品t66y| 国产片一区二区| 26uuu成人网一区二区三区| 欧美一区二区高清| 91.麻豆视频| 在线观看国产日韩| 在线免费观看成人短视频| 成人黄色一级视频| 成人在线视频首页| 国产成人在线观看免费网站| 韩国精品免费视频| 国产美女精品在线| 国产在线精品免费av| 老司机精品视频一区二区三区| 亚洲国产精品久久不卡毛片 | 亚洲一卡二卡三卡四卡 | 精品国产乱码久久久久久老虎| 欧美色视频一区| 欧美日韩一区二区在线视频| 欧美性大战xxxxx久久久| 91在线观看一区二区| 99视频国产精品| 一本色道亚洲精品aⅴ| 在线中文字幕一区二区| 91麻豆国产福利精品| 欧美婷婷六月丁香综合色| 欧美视频在线一区二区三区 | 日韩一二在线观看| 欧美大片一区二区| 久久久亚洲综合| 国产精品五月天| 亚洲美女精品一区| 婷婷成人激情在线网| 久久激情综合网| 国产电影一区在线| 97久久超碰国产精品电影| 欧美性欧美巨大黑白大战| 欧美人与禽zozo性伦| 欧美www视频| 欧美激情一区二区三区| 自拍av一区二区三区| 欧美日韩你懂得| 这里只有精品电影| 日韩精品专区在线影院重磅| 久久综合99re88久久爱| 国产精品视频一二三| 亚洲免费观看视频| 首页国产欧美日韩丝袜| 韩国精品在线观看| 99精品久久免费看蜜臀剧情介绍| 91福利资源站| 欧美一级高清片在线观看| 国产日韩欧美一区二区三区乱码| 一区二区三区中文字幕在线观看| 日韩影视精彩在线| 国产激情一区二区三区| 91麻豆福利精品推荐| 欧美一区日本一区韩国一区| 国产欧美一区二区精品性色超碰 | 国产精品毛片久久久久久久| 亚洲综合免费观看高清完整版| 视频在线观看一区二区三区| 国产成人综合亚洲网站| 欧美日韩久久一区二区| 国产精品午夜在线观看| 日韩**一区毛片| 91在线观看下载| 久久久久久**毛片大全| 亚洲成人av一区| a在线欧美一区| 精品国产不卡一区二区三区| 亚洲欧美日韩人成在线播放| 国产乱理伦片在线观看夜一区| 欧美性一级生活| 亚洲欧美怡红院| 国产黄色精品网站| 777精品伊人久久久久大香线蕉| 欧美激情在线一区二区| 三级欧美韩日大片在线看| 高清不卡在线观看| 欧美性xxxxxx少妇| 国产精品传媒入口麻豆| 日韩高清不卡一区二区三区| 国产一区二区在线电影| av在线不卡观看免费观看| 欧美日韩电影一区| 国产欧美一区二区精品性色超碰| 亚洲一级二级三级| 免费成人美女在线观看| 欧美日韩国产高清一区二区三区 | 91精品国产综合久久精品麻豆| 久久只精品国产| 中文字幕日韩一区| 国产成人亚洲精品青草天美| 欧美老肥妇做.爰bbww视频| 欧美激情一区二区三区四区| 日本欧美一区二区| 欧美另类videos死尸| 亚洲欧洲另类国产综合| 国产尤物一区二区| 91超碰这里只有精品国产| 国产精品久久久久久久久免费丝袜| 蜜臀91精品一区二区三区| 欧美在线你懂得| ...xxx性欧美| 国产精品一卡二卡在线观看| 欧美精品丝袜中出| 亚洲美女屁股眼交3| 成人黄色一级视频| 国产精品精品国产色婷婷| 国产在线不卡视频| 欧美一二三四区在线| 亚洲福利一区二区三区| 欧美日韩国产另类一区| 一区二区三区日韩欧美精品 | 男人的天堂亚洲一区| 在线观看www91| 亚洲精品乱码久久久久久日本蜜臀| 91网上在线视频| 国产精品久久久久永久免费观看| 国产原创一区二区| 欧美videos中文字幕| 国产剧情av麻豆香蕉精品| 精品乱人伦一区二区三区| 免费久久精品视频| 日韩欧美色电影| 国产大片一区二区| 中文字幕免费在线观看视频一区| 国产精品一区二区不卡| 日韩精品一区二区三区在线播放| 国产一区二区美女诱惑| 久久亚洲精华国产精华液| 日日欢夜夜爽一区| 欧美精品日韩精品| 一区二区三区视频在线看| 91国在线观看| 亚洲综合免费观看高清完整版| 欧洲精品在线观看| 亚洲一区二区三区四区的| 精品久久五月天|