?? a2d.sim.rpt
字號:
; |a2d|Add1~200 ; |a2d|Add1~200 ; combout ;
; |a2d|Add1~200 ; |a2d|Add1~201 ; cout0 ;
; |a2d|Add1~202 ; |a2d|Add1~202 ; combout ;
; |a2d|Add1~202 ; |a2d|Add1~203 ; cout0 ;
; |a2d|Add1~204 ; |a2d|Add1~204 ; combout ;
; |a2d|Add1~204 ; |a2d|Add1~205COUT1 ; cout1 ;
; |a2d|Add1~206 ; |a2d|Add1~206 ; combout ;
; |a2d|Add1~206 ; |a2d|Add1~207COUT1 ; cout1 ;
; |a2d|Add1~208 ; |a2d|Add1~208 ; combout ;
; |a2d|Add1~208 ; |a2d|Add1~209COUT1 ; cout1 ;
; |a2d|Add1~210 ; |a2d|Add1~210 ; combout ;
; |a2d|Add1~210 ; |a2d|Add1~211COUT1 ; cout1 ;
; |a2d|Add1~212 ; |a2d|Add1~212 ; combout ;
; |a2d|Add1~212 ; |a2d|Add1~213 ; cout ;
; |a2d|time[7]~573 ; |a2d|time[7]~573 ; combout ;
; |a2d|Add1~214 ; |a2d|Add1~214 ; combout ;
; |a2d|Add1~216 ; |a2d|Add1~216 ; combout ;
; |a2d|Add1~216 ; |a2d|Add1~217COUT1 ; cout1 ;
; |a2d|t_int[0]~424 ; |a2d|t_int[0]~424 ; combout ;
; |a2d|Add4~103 ; |a2d|Add4~103 ; combout ;
; |a2d|count3[0]~1393 ; |a2d|count3[0]~1393 ; combout ;
; |a2d|count3[0]~1396 ; |a2d|count3[0]~1396 ; combout ;
; |a2d|count3[0]~1397 ; |a2d|count3[0]~1397 ; combout ;
; |a2d|count3[0]~1399 ; |a2d|count3[0]~1399 ; combout ;
; |a2d|count3[0]~1400 ; |a2d|count3[0]~1400 ; combout ;
; |a2d|count3[0]~1404 ; |a2d|count3[0]~1404 ; combout ;
; |a2d|t_ramdata[6] ; |a2d|t_ramdata[6] ; regout ;
; |a2d|t_ramdata[4] ; |a2d|t_ramdata[4] ; regout ;
; |a2d|Mux1~33 ; |a2d|Mux1~33 ; combout ;
; |a2d|Mux1~34 ; |a2d|Mux1~34 ; combout ;
; |a2d|t_ramdata[1] ; |a2d|t_ramdata[1] ; regout ;
; |a2d|t_ramdata[2] ; |a2d|t_ramdata[2] ; regout ;
; |a2d|t_ramdata[0] ; |a2d|t_ramdata[0] ; regout ;
; |a2d|Mux1~35 ; |a2d|Mux1~35 ; combout ;
; |a2d|t_ramdata[3] ; |a2d|t_ramdata[3] ; regout ;
; |a2d|Mux1~36 ; |a2d|Mux1~36 ; combout ;
; |a2d|comb~3621 ; |a2d|comb~3621 ; combout ;
; |a2d|Mux3~31 ; |a2d|Mux3~31 ; combout ;
; |a2d|Mux3~32 ; |a2d|Mux3~32 ; combout ;
; |a2d|t_ramaddr[1] ; |a2d|t_ramaddr[1]~1025 ; cout0 ;
; |a2d|t_ramaddr[1] ; |a2d|t_ramaddr[1]~1025COUT1 ; cout1 ;
; |a2d|t_ramaddr[2] ; |a2d|t_ramaddr[2]~1027 ; cout ;
; |a2d|t_ramaddr[0] ; |a2d|t_ramaddr[0]~1029 ; cout0 ;
; |a2d|t_ramaddr[0] ; |a2d|t_ramaddr[0]~1029COUT1 ; cout1 ;
; |a2d|Mux3~33 ; |a2d|Mux3~33 ; combout ;
; |a2d|Mux3~34 ; |a2d|Mux3~34 ; combout ;
; |a2d|comb~3632 ; |a2d|comb~3632 ; combout ;
; |a2d|comb~3633 ; |a2d|comb~3633 ; combout ;
; |a2d|LessThan12~209 ; |a2d|LessThan12~209 ; combout ;
; |a2d|LessThan12~210 ; |a2d|LessThan12~210 ; combout ;
; |a2d|t_addata[6] ; |a2d|t_ramdata~3445 ; combout ;
; |a2d|LessThan7~346 ; |a2d|LessThan7~346 ; combout ;
; |a2d|LessThan7~347 ; |a2d|LessThan7~347 ; combout ;
; |a2d|LessThan11~116 ; |a2d|LessThan11~116 ; combout ;
; |a2d|LessThan10~184 ; |a2d|LessThan10~184 ; combout ;
; |a2d|t_ramdata~3446 ; |a2d|t_ramdata~3446 ; combout ;
; |a2d|t_addata[4] ; |a2d|t_ramdata~3449 ; combout ;
; |a2d|t_ramdata~3450 ; |a2d|t_ramdata~3450 ; combout ;
; |a2d|Mux0~36 ; |a2d|Mux0~36 ; combout ;
; |a2d|Mux0~37 ; |a2d|Mux0~37 ; combout ;
; |a2d|comb~3634 ; |a2d|comb~3634 ; combout ;
; |a2d|t_addata[1] ; |a2d|t_ramdata~3453 ; combout ;
; |a2d|t_ramdata~3454 ; |a2d|t_ramdata~3454 ; combout ;
; |a2d|t_addata[2] ; |a2d|t_ramdata~3455 ; combout ;
; |a2d|t_ramdata~3456 ; |a2d|t_ramdata~3456 ; combout ;
; |a2d|t_addata[0] ; |a2d|t_ramdata~3457 ; combout ;
; |a2d|t_ramdata~3458 ; |a2d|t_ramdata~3458 ; combout ;
; |a2d|Mux0~38 ; |a2d|Mux0~38 ; combout ;
; |a2d|t_addata[3] ; |a2d|t_ramdata~3459 ; combout ;
; |a2d|t_ramdata~3460 ; |a2d|t_ramdata~3460 ; combout ;
; |a2d|Mux0~39 ; |a2d|Mux0~39 ; combout ;
; |a2d|comb~3635 ; |a2d|comb~3635 ; combout ;
; |a2d|comb~3638 ; |a2d|comb~3638 ; combout ;
; |a2d|comb~3639 ; |a2d|comb~3639 ; combout ;
; |a2d|comb~3640 ; |a2d|comb~3640 ; combout ;
; |a2d|comb~3641 ; |a2d|comb~3641 ; combout ;
; |a2d|comb~20 ; |a2d|comb~20 ; combout ;
; |a2d|Equal6~68 ; |a2d|Equal6~68 ; combout ;
; |a2d|ram_part_addr~3708 ; |a2d|ram_part_addr~3708 ; combout ;
; |a2d|ram_part_addr~3709 ; |a2d|ram_part_addr~3709 ; combout ;
; |a2d|Equal7~14 ; |a2d|Equal7~14 ; combout ;
; |a2d|ram_part_addr~3710 ; |a2d|ram_part_addr~3710 ; combout ;
; |a2d|Add5~124 ; |a2d|Add5~124 ; combout ;
; |a2d|ram_part_addr~3711 ; |a2d|ram_part_addr~3711 ; combout ;
; |a2d|ram_part_addr~3712 ; |a2d|ram_part_addr~3712 ; combout ;
; |a2d|ram_part_addr~3713 ; |a2d|ram_part_addr~3713 ; combout ;
; |a2d|ram_part_addr~3720 ; |a2d|ram_part_addr~3720 ; combout ;
; |a2d|ram_part_addr[0]~3722 ; |a2d|ram_part_addr[0]~3722 ; combout ;
; |a2d|ram_part_addr[0]~3723 ; |a2d|ram_part_addr[0]~3723 ; combout ;
; |a2d|ram_part_addr[0]~3725 ; |a2d|ram_part_addr[0]~3725 ; combout ;
; |a2d|ram_part_addr[0]~3726 ; |a2d|ram_part_addr[0]~3726 ; combout ;
; |a2d|ram_part_addr[0]~3727 ; |a2d|ram_part_addr[0]~3727 ; combout ;
; |a2d|ram_part_addr[2]~3729 ; |a2d|ram_part_addr[2]~3729 ; combout ;
; |a2d|ram_part_addr[2]~3730 ; |a2d|ram_part_addr[2]~3730 ; combout ;
; |a2d|ram_part_addr[2]~3731 ; |a2d|ram_part_addr[2]~3731 ; combout ;
; |a2d|ram_part_addr[2]~3732 ; |a2d|ram_part_addr[2]~3732 ; combout ;
; |a2d|ram_part_addr[2]~3734 ; |a2d|ram_part_addr[2]~3734 ; combout ;
; |a2d|ram_part_addr[2]~3735 ; |a2d|ram_part_addr[2]~3735 ; combout ;
; |a2d|ram_part_addr[2]~3736 ; |a2d|ram_part_addr[2]~3736 ; combout ;
; |a2d|LessThan10~185 ; |a2d|LessThan10~185 ; combout ;
; |a2d|comb~3643 ; |a2d|comb~3643 ; combout ;
; |a2d|comb~3644 ; |a2d|comb~3644 ; combout ;
; |a2d|comb~3646 ; |a2d|comb~3646 ; combout ;
; |a2d|comb~3647 ; |a2d|comb~3647 ; combout ;
; |a2d|comb~3648 ; |a2d|comb~3648 ; combout ;
; |a2d|comb~3649 ; |a2d|comb~3649 ; combout ;
; |a2d|comb~3650 ; |a2d|comb~3650 ; combout ;
; |a2d|t_ramdata[3]~3462 ; |a2d|t_ramdata[3]~3462 ; combout ;
; |a2d|comb~3652 ; |a2d|comb~3652 ; combout ;
; |a2d|t_ramaddr[10]~1038 ; |a2d|t_ramaddr[10]~1038 ; combout ;
; |a2d|t_ramaddr[10]~1039 ; |a2d|t_ramaddr[10]~1039 ; combout ;
; |a2d|Decoder0~142 ; |a2d|Decoder0~142 ; combout ;
; |a2d|t_ramcs~745 ; |a2d|t_ramcs~745 ; combout ;
; |a2d|t_sck~1006 ; |a2d|t_sck~1006 ; combout ;
; |a2d|LessThan9~218 ; |a2d|LessThan9~218 ; combout ;
; |a2d|LessThan6~313 ; |a2d|LessThan6~313 ; combout ;
; |a2d|comb~3653 ; |a2d|comb~3653 ; combout ;
; |a2d|ram_part_addr~3739 ; |a2d|ram_part_addr~3739 ; combout ;
; |a2d|comb~3654 ; |a2d|comb~3654 ; combout ;
; |a2d|comb~3655 ; |a2d|comb~3655 ; combout ;
; |a2d|clk ; |a2d|clk ; combout ;
; |a2d|int ; |a2d|int ; combout ;
; |a2d|adcs ; |a2d|adcs ; padio ;
; |a2d|rd ; |a2d|rd ; padio ;
; |a2d|ramcs ; |a2d|ramcs ; padio ;
; |a2d|ramsck ; |a2d|ramsck ; padio ;
; |a2d|ramsi ; |a2d|ramsi ; padio ;
+----------------------------+-----------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+----------------------------+------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+----------------------------+------------------------------+------------------+
; |a2d|time[4] ; |a2d|time[4]~564 ; cout0 ;
; |a2d|time[4] ; |a2d|time[4]~564COUT1 ; cout1 ;
; |a2d|time[7] ; |a2d|time[7]~567 ; cout0 ;
; |a2d|time[7] ; |a2d|time[7]~567COUT1 ; cout1 ;
; |a2d|time[8] ; |a2d|time[8]~568 ; cout0 ;
; |a2d|time[8] ; |a2d|time[8]~568COUT1 ; cout1 ;
; |a2d|time[5] ; |a2d|time[5]~569 ; cout ;
; |a2d|time[6] ; |a2d|time[6]~570 ; cout0 ;
; |a2d|time[6] ; |a2d|time[6]~570COUT1 ; cout1 ;
; |a2d|Equal4~97 ; |a2d|Equal4~97 ; combout ;
; |a2d|Equal4~98 ; |a2d|Equal4~98 ; combout ;
; |a2d|Equal4~99 ; |a2d|Equal4~99 ; combout ;
; |a2d|count2[7] ; |a2d|count2[7] ; regout ;
; |a2d|count2[6] ; |a2d|count2[6] ; regout ;
; |a2d|count2[4] ; |a2d|count2[4] ; regout ;
; |a2d|count2[3] ; |a2d|count2[3] ; regout ;
; |a2d|count2[2] ; |a2d|LessThan22~118 ; combout ;
; |a2d|count2[2] ; |a2d|count2[2] ; regout ;
; |a2d|t_adcs~336 ; |a2d|t_adcs~336 ; combout ;
; |a2d|LessThan1~99 ; |a2d|LessThan1~99 ; combout ;
; |a2d|count2[0] ; |a2d|t_ramcs~739 ; combout ;
; |a2d|count2[0] ; |a2d|count2[0] ; regout ;
; |a2d|t_ramcs~740 ; |a2d|t_ramcs~740 ; combout ;
; |a2d|t_ramcs~743 ; |a2d|t_ramcs~743 ; combout ;
; |a2d|t_sck~1000 ; |a2d|t_sck~1000 ; combout ;
; |a2d|count2[1] ; |a2d|LessThan15~87 ; combout ;
; |a2d|count2[1] ; |a2d|count2[1] ; regout ;
; |a2d|count3[0]~1392 ; |a2d|count3[0]~1392 ; combout ;
; |a2d|t_sck~1004 ; |a2d|t_sck~1004 ; combout ;
; |a2d|t_dacs~398 ; |a2d|t_dacs~398 ; combout ;
; |a2d|t_dacs~399 ; |a2d|t_dacs~399 ; combout ;
; |a2d|t_dacs~400 ; |a2d|t_dacs~400 ; combout ;
; |a2d|LessThan21~123 ; |a2d|LessThan21~123 ; combout ;
; |a2d|t_dasck~310 ; |a2d|t_dasck~310 ; combout ;
; |a2d|ram_part_addr[0]~3707 ; |a2d|ram_part_addr[0]~3707 ; combout ;
; |a2d|t_dadata[14]~481 ; |a2d|t_dadata[14]~481 ; combout ;
; |a2d|t_dadin~346 ; |a2d|t_dadin~346 ; combout ;
; |a2d|t_dadata[14] ; |a2d|t_dadata[14] ; regout ;
; |a2d|t_dadin~348 ; |a2d|t_dadin~348 ; combout ;
; |a2d|t_dadata[4] ; |a2d|t_dadata[4] ; regout ;
; |a2d|t_dadata[7] ; |a2d|t_dadata[7] ; regout ;
; |a2d|t_dadata[6] ; |a2d|Mux2~39 ; combout ;
; |a2d|t_dadata[0] ; |a2d|t_dadata[0] ; regout ;
; |a2d|t_dadata[3] ; |a2d|t_dadata[3] ; regout ;
; |a2d|t_dadata[2] ; |a2d|Mux2~41 ; combout ;
; |a2d|t_dadin~349 ; |a2d|t_dadin~349 ; combout ;
; |a2d|LessThan0~128 ; |a2d|LessThan0~128 ; combout ;
; |a2d|Add1~194 ; |a2d|Add1~195COUT1 ; cout1 ;
; |a2d|Add1~196 ; |a2d|Add1~197COUT1 ; cout1 ;
; |a2d|Add1~200 ; |a2d|Add1~201COUT1 ; cout1 ;
; |a2d|Add1~202 ; |a2d|Add1~203COUT1 ; cout1 ;
; |a2d|Add1~204 ; |a2d|Add1~205 ; cout0 ;
; |a2d|Add1~206 ; |a2d|Add1~207 ; cout0 ;
; |a2d|Add1~208 ; |a2d|Add1~209 ; cout0 ;
; |a2d|Add1~210 ; |a2d|Add1~211 ; cout0 ;
; |a2d|Add3~117 ; |a2d|Add3~117 ; combout ;
; |a2d|count2[5] ; |a2d|Equal1~39 ; combout ;
; |a2d|count2[5] ; |a2d|count2[5] ; regout ;
; |a2d|comb~3620 ; |a2d|comb~3620 ; combout ;
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -