亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? tms320f2812利用異步串口與計算機進行數據接收與發送子程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲黄色在线视频| 亚洲美女免费视频| 日韩一区二区在线播放| 91日韩一区二区三区| 成人午夜精品在线| 北条麻妃国产九九精品视频| 国产精品1区2区3区在线观看| 蜜桃一区二区三区在线| 蜜臀久久99精品久久久画质超高清 | 国产精品久久久久精k8| 国产欧美一区二区精品秋霞影院| 久久亚洲精品小早川怜子| 欧美精品一区二区三区蜜桃视频| 精品国产乱码久久久久久影片| 日韩欧美久久久| 精品国产乱码久久久久久浪潮| 欧美成人激情免费网| 久久影院视频免费| 国产精品入口麻豆原神| 亚洲天堂福利av| 午夜精品在线视频一区| 免费人成在线不卡| 国产精一区二区三区| aaa欧美色吧激情视频| 日本韩国欧美一区二区三区| 777色狠狠一区二区三区| xnxx国产精品| 亚洲精品成人少妇| 日韩电影在线观看一区| 国产suv一区二区三区88区| aaa亚洲精品一二三区| 欧美精品成人一区二区三区四区| 欧美一卡2卡3卡4卡| 国产免费成人在线视频| 亚洲一区精品在线| 黑人巨大精品欧美黑白配亚洲| 成人av在线电影| 欧美日本高清视频在线观看| 久久久久久综合| 亚洲午夜视频在线| 国产在线播放一区三区四| 91丨九色丨黑人外教| 91精品免费观看| 国产日韩欧美精品在线| 午夜精品久久久久久不卡8050| 国产成人av电影在线观看| 欧美影片第一页| 亚洲国产精华液网站w| 亚洲成人资源在线| a4yy欧美一区二区三区| 日韩欧美另类在线| 亚洲18影院在线观看| 成人久久视频在线观看| www国产亚洲精品久久麻豆| 伊人色综合久久天天人手人婷| 国产精品私人自拍| 欧美日韩久久一区二区| 日韩美女主播在线视频一区二区三区| 中文字幕欧美三区| 免费在线观看精品| 91国内精品野花午夜精品| 国产亚洲污的网站| 麻豆极品一区二区三区| 欧美日韩亚州综合| 亚洲欧美日韩综合aⅴ视频| 国产乱国产乱300精品| 精品久久久久久久久久久久久久久 | 亚洲gay无套男同| 91蝌蚪porny九色| 91精品国产综合久久久久久久 | 香蕉久久一区二区不卡无毒影院 | 在线观看一区不卡| 国产精品美女一区二区三区| 国产呦精品一区二区三区网站| 7777精品久久久大香线蕉| 一区二区三区中文字幕电影| 91视频免费看| 日韩专区欧美专区| 欧美日韩另类国产亚洲欧美一级| 亚洲福利视频三区| 欧美在线你懂的| 天堂在线亚洲视频| 欧美一区二区啪啪| 捆绑调教美女网站视频一区| 日韩欧美国产电影| 久久se精品一区精品二区| 精品国产自在久精品国产| 激情综合色综合久久| 亚洲精品一区在线观看| 国产a久久麻豆| 亚洲欧洲日产国码二区| 91捆绑美女网站| 天天综合日日夜夜精品| 日韩欧美成人激情| 国产一区二区电影| 国产午夜亚洲精品羞羞网站| 成人一级片网址| 一区二区三区在线观看视频| 欧美电影影音先锋| 国产精品一区二区三区网站| 亚洲色图视频免费播放| 欧美精品v日韩精品v韩国精品v| 激情伊人五月天久久综合| 中文乱码免费一区二区| 欧美日韩免费高清一区色橹橹 | 国产欧美日韩精品一区| 色综合中文字幕国产 | 欧美激情一区二区| 色88888久久久久久影院野外 | 国产成人综合网| 欧美视频在线观看一区| 美日韩黄色大片| 欧美电视剧在线看免费| 久久er99精品| 亚洲日本在线视频观看| 欧美亚洲丝袜传媒另类| 丝袜国产日韩另类美女| 日韩欧美国产三级| 国产剧情在线观看一区二区| 亚洲午夜羞羞片| 日韩欧美一级精品久久| 人人爽香蕉精品| 国产亚洲一区二区三区| 欧美色精品天天在线观看视频| 日韩精品一级二级 | 久久久精品欧美丰满| 91黄色在线观看| 毛片av中文字幕一区二区| 久久久777精品电影网影网| 欧洲一区二区av| 激情久久五月天| 精品久久国产老人久久综合| 欧美视频在线观看一区二区| 国产在线精品免费| 亚洲国产精品影院| 亚洲国产高清在线观看视频| 欧美精品日韩一本| 国产一区二区三区久久久| 亚洲一区免费视频| 亚洲免费观看视频| 欧美精品一区二区三区蜜臀 | 亚洲精品va在线观看| wwwwxxxxx欧美| 欧美一区午夜视频在线观看| 99re热这里只有精品免费视频| 精品在线免费观看| 亚洲一区二区3| 国产精品麻豆久久久| 日韩精品一区二| 欧美少妇一区二区| 国v精品久久久网| 国产激情91久久精品导航 | 精品一区二区三区在线播放 | 国产一区二区影院| 奇米精品一区二区三区四区| 亚洲精品乱码久久久久久| 久久精品水蜜桃av综合天堂| 日韩一区二区三免费高清| 欧美视频在线播放| 在线亚洲一区观看| 91美女在线观看| 99久久精品99国产精品| 本田岬高潮一区二区三区| 91日韩在线专区| 91美女片黄在线观看| 色综合一个色综合| 波多野结衣欧美| av电影在线观看不卡| aaa欧美日韩| www.在线成人| 91麻豆成人久久精品二区三区| 成人一区在线观看| 在线视频一区二区三区| 91视频国产观看| 94-欧美-setu| 色视频一区二区| 不卡高清视频专区| 欧美日韩国产片| 欧美一区二区播放| 精品久久国产老人久久综合| 久久免费视频色| 夜夜精品视频一区二区| 一区二区三区日韩在线观看| 亚洲一区二区视频| 日本三级亚洲精品| 亚洲成人福利片| 日韩va亚洲va欧美va久久| 久久99这里只有精品| 精品无人码麻豆乱码1区2区| aaa国产一区| 555www色欧美视频| 欧美va亚洲va在线观看蝴蝶网| 26uuu亚洲综合色欧美| 久久久久久久综合色一本| 亚洲最大色网站| 另类小说欧美激情| 国产91精品精华液一区二区三区| 99在线视频精品| 26uuu精品一区二区三区四区在线| 亚洲国产岛国毛片在线|