亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? tms320f2812利用異步串口與計算機進行數據接收與發送子程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品三级久久久久三级| 国产精品久久毛片| 国产成人啪午夜精品网站男同| 欧美日韩午夜精品| 亚洲成年人影院| 欧美久久一区二区| 日韩精品久久理论片| 欧美日本在线播放| 人人超碰91尤物精品国产| 日韩欧美高清一区| 国产精品一区一区| 国产精品二三区| 欧美欧美欧美欧美首页| 蜜臀av性久久久久蜜臀aⅴ流畅| 26uuu另类欧美亚洲曰本| 国产成人免费视频网站| 一区二区三区精品视频| 日韩欧美一级片| 成人爱爱电影网址| 亚洲午夜在线观看视频在线| 日韩精品中文字幕一区二区三区| 国产福利一区二区三区视频在线 | 国产乱色国产精品免费视频| 欧美经典三级视频一区二区三区| 色综合天天性综合| 免费成人在线观看| ●精品国产综合乱码久久久久| 欧美日韩一区三区四区| 欧美久久久久久久久| 国产真实乱子伦精品视频| 中文字幕永久在线不卡| 日韩一区二区电影在线| 91视视频在线观看入口直接观看www| 亚洲一区免费观看| 久久亚洲一级片| 欧美综合视频在线观看| 国产99久久久国产精品潘金| 亚洲成人免费电影| 国产精品久久久久永久免费观看| 欧美日本在线观看| av动漫一区二区| 精品一区二区三区在线观看| 亚洲国产精品嫩草影院| 中文av一区二区| 欧美成人一区二区三区在线观看| 色综合天天综合在线视频| 国产一区二区视频在线| 亚洲成a人v欧美综合天堂| 国产精品成人免费在线| 久久视频一区二区| 欧美一级精品大片| 欧美日韩一级黄| 色8久久精品久久久久久蜜| 久久91精品久久久久久秒播| 亚洲成av人片一区二区三区| 国产精品初高中害羞小美女文| 欧美一区二区精品在线| 欧美日韩一区二区三区高清| 成人av电影免费观看| 国产大片一区二区| 国产在线观看一区二区| 久久激情五月激情| 日韩高清不卡在线| 午夜成人在线视频| 亚洲成av人片一区二区梦乃 | 亚洲精选一二三| 中文字幕欧美国产| 日本一区二区三区四区在线视频| 欧美不卡视频一区| 91精品麻豆日日躁夜夜躁| 精品视频123区在线观看| 欧美性感一区二区三区| 色噜噜狠狠色综合中国| 色综合色综合色综合| 中文字幕欧美区| 在线视频欧美区| 色综合久久九月婷婷色综合| 亚洲一级电影视频| 亚洲欧美日韩一区二区 | 成人在线综合网站| 偷拍日韩校园综合在线| 日韩午夜在线影院| 亚洲美女屁股眼交| 麻豆91在线播放| 日韩1区2区日韩1区2区| 日韩国产一二三区| 亚洲图片欧美一区| 毛片不卡一区二区| 国产成人av影院| 91麻豆自制传媒国产之光| 欧美视频在线一区| 国产片一区二区| 蜜臀久久99精品久久久久久9| 国产精品18久久久久久久久久久久| 91麻豆免费观看| 国产网站一区二区三区| 五月婷婷久久丁香| 在线观看日产精品| 17c精品麻豆一区二区免费| 韩国v欧美v日本v亚洲v| 国产凹凸在线观看一区二区| 国内精品伊人久久久久影院对白| 免费高清不卡av| 久久se精品一区精品二区| 六月丁香婷婷久久| 91福利社在线观看| 91精品国产91久久久久久一区二区 | 4438成人网| 亚洲精品一区二区三区99| 欧美国产一区在线| 亚洲电影中文字幕在线观看| 琪琪一区二区三区| 国产成人aaa| 欧美在线观看一区二区| 日韩欧美在线观看一区二区三区| xfplay精品久久| 最新国产成人在线观看| 日韩av一区二区在线影视| 国产成人av电影在线播放| 欧美色图激情小说| 久久久久国产精品麻豆ai换脸 | 亚洲自拍偷拍麻豆| 久草在线在线精品观看| 一本一道综合狠狠老| 日韩欧美激情在线| 亚洲美女电影在线| 国产在线视视频有精品| 欧美综合久久久| 久久精品亚洲国产奇米99| 亚洲精选在线视频| 成人一区二区三区| 666欧美在线视频| 日韩伦理免费电影| 国模一区二区三区白浆| 欧美视频一区在线观看| 国产午夜精品一区二区三区四区| 亚洲高清在线精品| 91色porny蝌蚪| 国产视频亚洲色图| 午夜视频一区在线观看| 91在线免费看| 国产人久久人人人人爽| 奇米在线7777在线精品| 91在线一区二区三区| 久久人人爽人人爽| 麻豆精品一二三| 欧美日韩精品一区视频| 亚洲摸摸操操av| 成人精品视频一区二区三区| 欧美va在线播放| 日韩精品1区2区3区| 在线区一区二视频| 亚洲免费毛片网站| 91影视在线播放| 1024成人网色www| 99精品视频在线观看免费| 久久久精品国产免费观看同学| 蜜臀av一区二区| 日韩欧美卡一卡二| 美女久久久精品| 欧美大黄免费观看| 久久www免费人成看片高清| 日韩欧美国产综合| 久久99国内精品| 久久久久九九视频| 国产成人精品午夜视频免费| 2021久久国产精品不只是精品| 免费黄网站欧美| 精品日韩在线一区| 蜜桃传媒麻豆第一区在线观看| 91麻豆精品国产91久久久资源速度| 午夜欧美一区二区三区在线播放| 欧美最猛黑人xxxxx猛交| 亚洲一区二区欧美日韩| 欧美绝品在线观看成人午夜影视| 亚洲成av人片一区二区三区| 欧美老年两性高潮| 久久成人久久鬼色| 国产三级欧美三级日产三级99| 国产激情一区二区三区| 国产欧美精品一区二区三区四区 | 亚洲摸摸操操av| 欧美视频在线一区| 老司机精品视频导航| 久久一夜天堂av一区二区三区| 国产69精品久久777的优势| 亚洲欧美另类图片小说| 欧美色图在线观看| 日韩av电影天堂| 久久久久久久一区| 91在线看国产| 日韩二区三区在线观看| 久久久亚洲综合| 99久久精品免费观看| 丝袜国产日韩另类美女| 久久婷婷成人综合色| 国产精品 欧美精品| 一区二区久久久久| 日韩精品一区在线| 成人动漫一区二区|