亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? switchregs.h

?? 在freescale 的ne64上開發的源代碼
?? H
字號:


/********************************************************************************
 * * SwitchRegs.h
 * *
 * * DESCRIPTION:
 * *       definitions of the register map of QuarterDeck Device
 * *
 * * DEPENDENCIES:
 * *
 * * FILE REVISION NUMBER:
 * *
 * *******************************************************************************/
#ifndef __SwitchRegs_h
#define __SwitchRegs_h

/*QuarterDeck Per Port Registers*/
#define QD_REG_PORT_STATUS          0x0
#define QD_REG_PCS_CONTROL          0x1		/* for Sapphire family */
#define QD_REG_SWITCH_ID            0x3
#define QD_REG_PORT_CONTROL         0x4
#define QD_REG_PORT_CONTROL1        0x5
#define QD_REG_PORT_VLAN_MAP        0x6
#define QD_REG_PVID                 0x7
#define QD_REG_PORT_CONTROL2        0x8	/* for Sapphire family */
#define QD_REG_INGRESS_RATE_CTRL    0x9	/* for Sapphire family */
#define QD_REG_EGRESS_RATE_CTRL     0xA	/* for Sapphire family */
#define QD_REG_RATE_CTRL            0xA
#define QD_REG_PAV                  0xB
#define QD_REG_RX_COUNTER           0x10
#define QD_REG_TX_COUNTER           0x11

#define QD_REG_INDISCARD_LO_COUNTER 0x10
#define QD_REG_INDISCARD_HI_COUNTER 0x11
#define QD_REG_INFILTERED_COUNTER   0x12
#define QD_REG_OUTFILTERED_COUNTER  0x13

#define QD_REG_Q_COUNTER            0x1B
#define QD_REG_RATE_CONTROL         0x0A
#define QD_REG_PORT_ASSOCIATION     0x0B
#define QD_REG_IEEE_PRI_REMAP_3_0   0x18	/* for Sapphire family */
#define QD_REG_IEEE_PRI_REMAP_7_4   0x19	/* for Sapphire family */


/*QuarterDeck Global Registers*/
#define QD_REG_GLOBAL_STATUS        0x0
#define QD_REG_MACADDR_01           0x1
#define QD_REG_MACADDR_23           0x2
#define QD_REG_MACADDR_45           0x3
#define QD_REG_GLOBAL_CONTROL       0x4
#define QD_REG_GLOBAL_CONTROL2      0x1C	/* for Sapphire family */
#define QD_REG_CORETAG_TYPE         0x19		/* for Ruby family */
#define QD_REG_MONITOR_CONTROL      0x1A		/* for Ruby family */

/*QuarterDeck Global 2 Registers*/
#define QD_REG_MGMT_ENABLE          0x3
#define QD_REG_FLOWCTRL_DELAY       0x4
#define QD_REG_MANAGEMENT           0x5
#define QD_REG_ROUTING_TBL          0x6
#define QD_REG_TRUNK_MASK_TBL       0x7
#define QD_REG_TRUNK_ROUTING        0x8

/*the following VTU entries are added for Fullsail and Clippership*/
#define QD_REG_VTU_OPERATION        0x5
#define QD_REG_VTU_VID_REG          0x6
#define QD_REG_VTU_DATA1_REG        0x7
#define QD_REG_VTU_DATA2_REG        0x8
#define QD_REG_VTU_DATA3_REG        0x9
#define QD_REG_STATS_OPERATION      0x1D
#define QD_REG_STATS_COUNTER3_2     0x1E
#define QD_REG_STATS_COUNTER1_0     0x1F
 

#define QD_REG_ATU_CONTROL          0xA
#define QD_REG_ATU_OPERATION        0xB
#define QD_REG_ATU_DATA_REG         0xC
#define QD_REG_ATU_MAC_BASE         0xD
#define QD_REG_IP_PRI_BASE          0x10
#define QD_REG_IEEE_PRI             0x18

/*Definitions for MIB Counter*/
#define GT_STATS_NO_OP              0x0
#define GT_STATS_FLUSH_ALL          0x1
#define GT_STATS_FLUSH_PORT         0x2
#define GT_STATS_READ_COUNTER       0x4
#define GT_STATS_CAPTURE_PORT       0x5

#define GT_STATS_HSTGRM_RX          0x1
#define GT_STATS_HSTGRM_TX          0x2
#define GT_STATS_HSTGRM_RXTX        0x3

#define GT_STATS_BUSY               0x8000

#define QD_PHY_CONTROL_REG          0
#define QD_PHY_AUTONEGO_AD_REG      4
#define QD_PHY_NEXTPAGE_TX_REG      7
#define QD_PHY_SPEC_CONTROL_REG     16
#define QD_PHY_INT_ENABLE_REG       18
#define QD_PHY_INT_STATUS_REG       19
#define QD_PHY_INT_PORT_SUMMARY_REG 20

/*Bit Definition for QD_REG_PORT_STATUS*/
#define QD_PORT_LINK_UP             0x0800
#define QD_PORT_DPLX_FULL           0x0400
#define QD_PORT_SPDf                0x0300
#define QD_PORT_SPD_10              0x0000
#define QD_PORT_SPD_100             0x0100
#define QD_PORT_SPD_1000            0x0200

/*Bit Definition for QD_REG_PCS_CONTROL*/
#define QD_PCS_AN_ENABLE            0x400
#define QD_PCS_AN_RESTART           0x200
#define QD_PCS_FL_FORCE             0x40
#define QD_PCS_FL_ENABLE            0x80

/*Bit Definition for QD_PHY_CONTROL_REG*/
#define QD_PHY_RESET                0x8000
#define QD_PHY_LOOPBACK             0x4000
#define QD_PHY_SPEED                0x2000
#define QD_PHY_AUTONEGO             0x1000
#define QD_PHY_POWER                0x800
#define QD_PHY_ISOLATE              0x400
#define QD_PHY_RESTART_AUTONEGO     0x200
#define QD_PHY_DUPLEX               0x100

#define QD_PHY_POWER_BIT            11
#define QD_PHY_RESTART_AUTONEGO_BIT 9

/*Bit Definition for QD_PHY_AUTONEGO_AD_REG*/
#define QD_PHY_NEXTPAGE             0x8000
#define QD_PHY_REMOTEFAULT          0x4000
#define QD_PHY_PAUSE                0x400
#define QD_PHY_100_FULL             0x100
#define QD_PHY_100_HALF             0x80
#define QD_PHY_10_FULL              0x40
#define QD_PHY_10_HALF              0x20

#define QD_PHY_MODE_AUTO_AUTO       (QD_PHY_100_FULL | QD_PHY_100_HALF | QD_PHY_10_FULL | QD_PHY_10_HALF)
#define QD_PHY_MODE_100_AUTO        (QD_PHY_100_FULL | QD_PHY_100_HALF)
#define QD_PHY_MODE_10_AUTO         (QD_PHY_10_FULL | QD_PHY_10_HALF)
#define QD_PHY_MODE_AUTO_FULL       (QD_PHY_100_FULL | QD_PHY_10_FULL)
#define QD_PHY_MODE_AUTO_HALF       (QD_PHY_100_HALF | QD_PHY_10_HALF)

#define QD_PHY_MODE_100_FULL        QD_PHY_100_FULL
#define QD_PHY_MODE_100_HALF        QD_PHY_100_HALF
#define QD_PHY_MODE_10_FULL         QD_PHY_10_FULL	
#define QD_PHY_MODE_10_HALF         QD_PHY_10_HALF	

/*Gigabit Phy related definition*/
#define QD_GIGPHY_1000X_FULL_CAP    0x8
#define QD_GIGPHY_1000X_HALF_CAP    0x4
#define QD_GIGPHY_1000T_FULL_CAP    0x2
#define QD_GIGPHY_1000T_HALF_CAP    0x1

#define QD_GIGPHY_1000X_CAP         (QD_GIGPHY_1000X_FULL_CAP|QD_GIGPHY_1000X_HALF_CAP)
#define QD_GIGPHY_1000T_CAP         (QD_GIGPHY_1000T_FULL_CAP|QD_GIGPHY_1000T_HALF_CAP)

#define QD_GIGPHY_1000X_FULL        0x20
#define QD_GIGPHY_1000X_HALF        0x40

#define QD_GIGPHY_1000T_FULL        0x200
#define QD_GIGPHY_1000T_HALF        0x100

/*Bit definition for QD_PHY_INT_ENABLE_REG*/
#define QD_PHY_INT_SPEED_CHANGED    0x4000
#define QD_PHY_INT_DUPLEX_CHANGED   0x2000
#define QD_PHY_INT_PAGE_RECEIVED    0x1000
#define QD_PHY_INT_AUTO_NEG_COMPLETED  0x800
#define QD_PHY_INT_LINK_STATUS_CHANGED 0x400
#define QD_PHY_INT_SYMBOL_ERROR        0x200
#define QD_PHY_INT_FALSE_CARRIER       0x100
#define QD_PHY_INT_FIFO_FLOW           0x80
#define QD_PHY_INT_CROSSOVER_CHANGED   0x40
#define QD_PHY_INT_POLARITY_CHANGED    0x2
#define QD_PHY_INT_JABBER              0x1

/*Definition for Multi Address Mode*/
#define QD_REG_SMI_COMMAND          0x0
#define QD_REG_SMI_DATA             0x1

/*Bit definition for QD_REG_SMI_COMMAND*/
#define QD_SMI_BUSY                 0x8000
#define QD_SMI_MODE                 0x1000
#define QD_SMI_MODE_BIT             12
#define QD_SMI_OP_BIT               10
#define QD_SMI_OP_SIZE              2
#define QD_SMI_DEV_ADDR_BIT         5
#define QD_SMI_DEV_ADDR_SIZE        5
#define QD_SMI_REG_ADDR_BIT         0
#define QD_SMI_REG_ADDR_SIZE        5

#define QD_SMI_CLAUSE45             0
#define QD_SMI_CLAUSE22             1

#define QD_SMI_WRITE                0x01
#define QD_SMI_READ                 0x02

/*Bit definition for QD_REG_EGRESS_RATE_CTRL*/
#define QD_RATECTRL_LMT_MODEf       0xC000
#define QD_RATECTRL_LMT_BCAST       0xC000
#define QD_RATECTRL_LMT_MBCAST      0x8000
#define QD_RATECTRL_LMT_MBDCAST     0x4000
#define QD_RATECTRL_LMT_RATEf       0x0FFF

#define EXTL_PHY_ADDRESS            0x0A
#define SWITCH_PORT8_ADDRESS        0x18      /**< SWITCH PORT 8 address used by the MII serial management interface   */
#define SWITCH_PORT9_ADDRESS        0x19      /**< SWITCH PORT 9 address used by the MII serial management interface   */
#define SWITCH_PORT10_ADDRESS       0x1A      /**< SWITCH PORT 10 address used by the MII serial management interface   */
#define SWITCH_GLOBAL1_ADDRESS      0x1B      /**< SWITCH GLOBAL 1 register SMI management interface address >**/
#define SWITCH_GLOBAL2_ADDRESS      0x1C      /**< SWITCH GLOBAL 1 register SMI management interface address >**/ 

#define PORT_NUM_FX                 8
#define PORT_NUM_TP                 10

#define AUTO_ENABLE                 1
#define AUTO_DISABLE                0
#define DPLX_FULL                   1
#define DPLX_HALF                   0
#define SPEED_1000                  1000
#define SPEED_100                   100
#define SPEED_10                    10

#define RATE_TYPE_INGRESS           0
#define RATE_TYPE_EGRESS            1
#define STORM_TYPE_BCAST            0
#define STORM_TYPE_MBCAST           1
#define STORM_TYPE_MBDCAST          2
#define STORM_TYPE_ALL              3

#endif /* __gtDrvSwRegsh */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国内精品久久久久影院薰衣草| 欧美日本韩国一区二区三区视频| 久久精品国产精品亚洲精品| 天天色综合成人网| 一区二区高清在线| 午夜在线成人av| 午夜不卡av在线| 婷婷国产v国产偷v亚洲高清| 亚瑟在线精品视频| 亚洲成a人v欧美综合天堂下载| 亚洲国产色一区| 婷婷中文字幕一区三区| 琪琪一区二区三区| 国产综合一区二区| 成人精品视频一区| 91免费观看国产| 在线观看亚洲a| 欧美精品日韩一本| 日韩欧美在线123| 久久九九久久九九| 国产精品久久久久aaaa| 亚洲精品日产精品乱码不卡| 亚洲国产综合在线| 日本成人中文字幕| 国内精品伊人久久久久av影院| 国产一区二区网址| 99国产精品久久久久| 欧美色成人综合| 欧美成人女星排名| 中文字幕av一区 二区| 亚洲另类春色国产| 美女一区二区三区| 国产 欧美在线| 在线精品视频一区二区| 欧美一区二区三区思思人| 国产亚洲精品超碰| 一区二区三区国产豹纹内裤在线| 青青草视频一区| 国产不卡高清在线观看视频| 在线观看视频91| 精品久久久久av影院 | 国产精品少妇自拍| 中文字幕一区二区三区四区| 午夜精品在线看| 国产综合久久久久久久久久久久| av不卡一区二区三区| 欧美日本国产一区| 久久久美女艺术照精彩视频福利播放 | 亚洲精品一线二线三线无人区| 国产女主播视频一区二区| 亚洲永久免费视频| 麻豆91精品91久久久的内涵| 在线观看一区日韩| 亚洲国产精品久久久久秋霞影院 | 亚洲第一久久影院| 国产一区 二区| 欧洲一区二区三区免费视频| 日本一区二区高清| 日本色综合中文字幕| 黄页网站大全一区二区| 久久99精品久久久| 99视频国产精品| 激情综合网av| 91香蕉视频在线| 日韩三级视频在线看| 国产精品丝袜一区| 97国产一区二区| 久久国内精品自在自线400部| 91精品国产丝袜白色高跟鞋| 国产精品私房写真福利视频| 中文字幕一区二区三区在线播放| 青椒成人免费视频| 欧美精品久久久久久久多人混战 | 毛片不卡一区二区| 成人精品免费网站| 日韩精品一区二区三区中文不卡| 一区二区三区中文字幕| 成人亚洲精品久久久久软件| 4438x亚洲最大成人网| 亚洲精品美腿丝袜| 成人免费观看男女羞羞视频| 精品国产一区a| 国内成+人亚洲+欧美+综合在线| 在线视频一区二区免费| 久久久久久久一区| 日本道免费精品一区二区三区| 国产视频一区在线播放| 精品成人免费观看| 亚洲激情图片小说视频| 成人av资源网站| 欧美激情一区在线| 精品福利av导航| 久久久久青草大香线综合精品| 国产欧美视频一区二区| 亚洲v中文字幕| 日本韩国欧美国产| 亚洲靠逼com| 97久久人人超碰| 亚洲三级在线看| 成人国产亚洲欧美成人综合网| 久久久不卡网国产精品一区| 亚洲国产一区在线观看| 精品少妇一区二区三区| 国产精品主播直播| 亚洲欧洲精品一区二区三区不卡| 91久久香蕉国产日韩欧美9色| 国产精品久久久久久福利一牛影视| 成人黄色片在线观看| 亚洲精品一二三四区| 欧美电影免费提供在线观看| 欧美二区三区91| 国产91精品欧美| zzijzzij亚洲日本少妇熟睡| 93久久精品日日躁夜夜躁欧美| 91蝌蚪porny| 欧美电影免费提供在线观看| 91精品国产综合久久久蜜臀图片| 成人h动漫精品一区二| 亚洲成年人网站在线观看| 久久综合色一综合色88| 欧美一区二区网站| 欧美在线短视频| 一区二区在线观看视频在线观看| 激情另类小说区图片区视频区| 欧美mv日韩mv国产| 国产永久精品大片wwwapp| 久久综合色之久久综合| 粉嫩久久99精品久久久久久夜| 精品国产一区a| 日本电影欧美片| 久久综合色播五月| 国产精品国产三级国产有无不卡| 欧美日韩一区二区三区高清| 成人午夜精品一区二区三区| 91麻豆国产自产在线观看| 精品捆绑美女sm三区| 久久精品久久久精品美女| 欧美一级高清大全免费观看| 免费成人美女在线观看| 国产日产欧美一区二区视频| 99久久精品免费看| 亚洲第一狼人社区| 久久久久久久电影| 色www精品视频在线观看| 美日韩黄色大片| 最新热久久免费视频| 制服.丝袜.亚洲.中文.综合| 高清久久久久久| 亚洲成人免费电影| 久久亚洲精华国产精华液| 视频在线观看国产精品| 亚洲成人在线观看视频| 日本成人在线一区| 久久99久久精品欧美| 国产一区二区在线视频| 国产精品夜夜嗨| 国产大陆a不卡| 91亚洲男人天堂| 久久伊人蜜桃av一区二区| 亚洲一区欧美一区| 自拍偷自拍亚洲精品播放| 欧美亚洲禁片免费| 国内久久婷婷综合| 亚洲第一在线综合网站| 国产精品乱码一区二区三区软件| 欧美麻豆精品久久久久久| 不卡的电影网站| 久久成人免费电影| 亚洲最大成人网4388xx| 亚洲国产成人午夜在线一区| 91精品国产麻豆| 在线观看日产精品| 国产成人无遮挡在线视频| 青青青爽久久午夜综合久久午夜| 亚洲美女免费在线| 国产女人水真多18毛片18精品视频| 欧美一区午夜视频在线观看| 9191成人精品久久| 一本到三区不卡视频| 国产激情视频一区二区在线观看| 免费三级欧美电影| 亚洲电影视频在线| 亚洲女同女同女同女同女同69| 久久综合狠狠综合| 欧美一卡二卡在线| 欧美色图激情小说| 一本久久a久久精品亚洲| 懂色av一区二区三区免费看| 另类欧美日韩国产在线| 午夜在线成人av| 亚洲一区二区三区影院| 成人欧美一区二区三区小说| 欧美激情在线一区二区三区| 日韩写真欧美这视频| 7777精品伊人久久久大香线蕉最新版| 欧洲av一区二区嗯嗯嗯啊| 91亚洲精品乱码久久久久久蜜桃| 粉嫩aⅴ一区二区三区四区| 国产精品一区二区久久不卡| 激情综合色综合久久|