亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 可以用與ti的dsp的c2000的串口的下位機程序的調試測試
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩女同互慰一区二区| 欧美日韩国产欧美日美国产精品| 日本一道高清亚洲日美韩| 一区二区三区在线视频免费| 亚洲欧美一区二区三区孕妇| 日韩毛片精品高清免费| 亚洲精品第1页| 亚洲综合小说图片| 午夜视黄欧洲亚洲| 久久99精品久久久| 国产成人午夜高潮毛片| 94-欧美-setu| 欧美军同video69gay| 精品国免费一区二区三区| 26uuu亚洲| 中文字幕在线观看不卡视频| 亚洲综合丁香婷婷六月香| 日韩不卡一区二区| 国产一区二区91| 一本久道久久综合中文字幕| 欧美精品一二三| 久久综合久久综合久久综合| 日韩一区在线看| 性做久久久久久免费观看欧美| 精品在线观看免费| 风间由美性色一区二区三区| 欧美午夜寂寞影院| 亚洲精品在线三区| 亚洲美女视频在线| 久久国产精品72免费观看| 成人动漫一区二区在线| 777精品伊人久久久久大香线蕉| 欧美一区二区视频在线观看2022| 国产三级欧美三级| 图片区小说区区亚洲影院| 国产成人精品aa毛片| 欧美日韩国产影片| 国产精品久久久久久福利一牛影视| 亚洲一二三四在线| 国产盗摄女厕一区二区三区| 欧美日韩你懂的| 国产精品入口麻豆原神| 免费在线观看不卡| 一本大道av一区二区在线播放 | 亚洲电影在线播放| 久久se这里有精品| 欧美天天综合网| 国产精品每日更新在线播放网址| 亚洲 欧美综合在线网络| 成人看片黄a免费看在线| 日韩欧美一级精品久久| 亚洲午夜在线观看视频在线| 99久久精品国产导航| 久久综合狠狠综合久久综合88| 亚洲成人资源在线| 94色蜜桃网一区二区三区| 久久久久久麻豆| 麻豆91免费观看| 欧美精品aⅴ在线视频| 亚洲三级在线免费| 99国产精品一区| 欧美激情中文不卡| 国产精品亚洲专一区二区三区| 欧美精品在线视频| 午夜国产精品影院在线观看| 欧美中文字幕一区二区三区亚洲| 国产精品你懂的| 成人成人成人在线视频| 国产日产欧美一区| 国产一区二区三区精品欧美日韩一区二区三区 | 日本一区二区三区国色天香 | 欧美日韩一区不卡| 一区二区三区中文在线观看| 93久久精品日日躁夜夜躁欧美| 久久在线观看免费| 黄色精品一二区| 亚洲精品一区二区三区精华液| 免费xxxx性欧美18vr| 日韩一区二区免费在线电影| 日韩av中文字幕一区二区| 欧美乱熟臀69xxxxxx| 午夜欧美电影在线观看| 777欧美精品| 午夜欧美电影在线观看| 欧美性色综合网| 亚洲一区二区三区不卡国产欧美| 欧美最猛性xxxxx直播| 一区二区高清免费观看影视大全| 91激情五月电影| 亚洲1区2区3区视频| 7777精品伊人久久久大香线蕉完整版| 亚洲电影中文字幕在线观看| 精品视频123区在线观看| 婷婷久久综合九色综合绿巨人 | 99在线精品视频| 日韩毛片精品高清免费| 欧美色手机在线观看| 午夜国产不卡在线观看视频| 精品国产一区二区三区不卡| 粉嫩嫩av羞羞动漫久久久| 国产精品久久久99| 在线观看不卡一区| 日本免费新一区视频| 久久亚洲精品国产精品紫薇| 色综合天天综合给合国产| 亚洲aaa精品| 欧美国产综合一区二区| 欧美在线小视频| 激情五月播播久久久精品| 国产精品理伦片| 911精品国产一区二区在线| 国产一区久久久| 一区二区三区欧美| 久久婷婷一区二区三区| 欧亚一区二区三区| 国产一区二区精品久久91| 亚洲女人****多毛耸耸8| 欧美www视频| 在线观看成人免费视频| 国产精品一区二区久久不卡| 亚洲成av人片一区二区梦乃| 国产精品毛片大码女人| 91精品一区二区三区久久久久久| caoporen国产精品视频| 国产在线一区观看| 亚洲成人激情综合网| 自拍偷自拍亚洲精品播放| 精品国产成人系列| 91精品国产丝袜白色高跟鞋| 91美女视频网站| 成人永久免费视频| 国产综合久久久久影院| 日日噜噜夜夜狠狠视频欧美人 | 亚洲精品一区二区三区福利| 在线精品视频小说1| 成人免费视频国产在线观看| 极品销魂美女一区二区三区| 亚洲第一福利一区| 亚洲一区在线观看免费观看电影高清| 欧美激情一区二区三区在线| 亚洲精品一区在线观看| 日韩女优制服丝袜电影| 欧美巨大另类极品videosbest | 国产精品一区在线观看你懂的| 石原莉奈在线亚洲三区| 亚洲午夜精品一区二区三区他趣| 亚洲欧美日韩中文字幕一区二区三区 | 中文字幕二三区不卡| 久久综合九色综合97婷婷女人| 精品久久人人做人人爽| 日韩免费观看高清完整版| 精品奇米国产一区二区三区| 欧美一级日韩免费不卡| 欧美一区二区三区视频| 91精品国产综合久久国产大片| 在线播放亚洲一区| 欧美一区二区视频在线观看2020| 欧美色大人视频| 日韩欧美中文一区| 欧美mv日韩mv国产| 久久久久久久电影| 中文字幕视频一区二区三区久| 国产精品美女视频| 亚洲欧美欧美一区二区三区| 亚洲电影一区二区三区| 免费在线视频一区| 国产精品123区| 成人免费电影视频| 色偷偷成人一区二区三区91| 欧美日韩国产综合视频在线观看 | 91麻豆免费在线观看| 欧洲精品中文字幕| 欧美一区二区精品| 久久午夜羞羞影院免费观看| 欧美国产精品一区二区| 亚洲激情综合网| 久久精品国产亚洲a| 国产成人免费9x9x人网站视频| 97精品久久久午夜一区二区三区| 91福利视频网站| 精品成人a区在线观看| 亚洲欧美在线视频| 日韩二区在线观看| 成人一区二区在线观看| 欧美日韩国产色站一区二区三区| 久久久亚洲综合| 一二三区精品视频| 国产成人av福利| 欧美三级视频在线| 中文字幕成人av| 日本午夜精品一区二区三区电影| 国产成人午夜精品影院观看视频| 欧美在线短视频| 国产欧美精品区一区二区三区| 亚洲国产美国国产综合一区二区| 激情综合网av| 欧美日韩aaaaa| 亚洲人妖av一区二区| 激情综合五月婷婷| 欧美日韩国产系列|