亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 可以用與ti的dsp的c2000的串口的下位機(jī)程序的調(diào)試測(cè)試
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲v日本v欧美v久久精品| √…a在线天堂一区| 久久久精品免费免费| 91在线视频在线| 久久99久久久久久久久久久| 中文字幕日韩欧美一区二区三区| 欧美夫妻性生活| 不卡一区二区在线| 黑人精品欧美一区二区蜜桃| 一区二区三区精品在线观看| 国产欧美日韩三区| 日韩美女一区二区三区四区| 欧美最新大片在线看| 岛国精品在线播放| 韩国av一区二区三区| 午夜av一区二区三区| 亚洲欧美另类久久久精品2019| 欧美电影免费观看高清完整版在| 欧美中文字幕亚洲一区二区va在线| 国产成人在线网站| 另类小说色综合网站| 日韩电影在线免费观看| 亚洲美女偷拍久久| 国产精品久久久久久久午夜片| 2020日本不卡一区二区视频| 91精品国产美女浴室洗澡无遮挡| 在线观看成人小视频| 91麻豆精品在线观看| 成人激情校园春色| 丰满岳乱妇一区二区三区| 精品一区二区三区在线观看| 人人狠狠综合久久亚洲| 污片在线观看一区二区| 亚洲一区二区三区国产| 一区二区三区中文免费| 一区二区三区四区激情| 亚洲免费色视频| 成人99免费视频| 国产成人精品亚洲午夜麻豆| 国产乱淫av一区二区三区| 国内外成人在线视频| 精品一区二区三区视频在线观看| 捆绑调教美女网站视频一区| 欧美aⅴ一区二区三区视频| 日韩av成人高清| 麻豆视频一区二区| 久久疯狂做爰流白浆xx| 狠狠色狠狠色综合系列| 国产精品一级片在线观看| 国产成人在线视频免费播放| 成人午夜在线视频| 不卡大黄网站免费看| 91同城在线观看| 欧美专区亚洲专区| 欧美一级在线免费| 久久蜜桃香蕉精品一区二区三区| 国产亚洲欧洲997久久综合| 国产欧美日韩另类一区| 亚洲男人天堂av网| 日韩av一区二区三区四区| 久久成人免费网站| 不卡一区在线观看| 欧美剧情片在线观看| 26uuu久久综合| 国产精品你懂的在线欣赏| 一区二区三区不卡视频 | 亚洲国产高清不卡| 国产精品成人一区二区艾草| 亚洲精品国产无天堂网2021| 青青草97国产精品免费观看无弹窗版| 久草这里只有精品视频| 国产**成人网毛片九色 | 另类调教123区| 成人综合婷婷国产精品久久 | 性做久久久久久免费观看| 久久不见久久见免费视频1| 懂色av一区二区三区免费观看| 成人福利电影精品一区二区在线观看| 欧洲精品中文字幕| 久久这里只有精品视频网| 亚洲精品国产一区二区精华液 | 欧美在线观看一区二区| 日韩一区二区免费高清| 国产精品久久福利| 免费高清在线视频一区·| 99精品国产91久久久久久| 91精品国产综合久久福利软件| 国产精品污网站| 美国三级日本三级久久99| 91亚洲国产成人精品一区二区三| 欧美一级夜夜爽| 亚洲欧美一区二区三区极速播放| 青青草成人在线观看| 色天天综合色天天久久| 久久久久国产免费免费| 亚洲午夜影视影院在线观看| 国内精品免费**视频| 日本道在线观看一区二区| 国产亚洲精品资源在线26u| 无码av免费一区二区三区试看 | 国产黄人亚洲片| 在线不卡免费欧美| 亚洲欧美一区二区不卡| 国产精品一区二区三区乱码| 欧美另类z0zxhd电影| 亚洲欧洲精品一区二区精品久久久| 久久99热国产| 欧美一区二区三区啪啪| 一区二区三区 在线观看视频| 国产精品69毛片高清亚洲| 日韩小视频在线观看专区| 亚洲一区二区三区四区五区黄| 成人免费视频一区| 久久麻豆一区二区| 精品一区二区免费视频| 欧美精品国产精品| 亚洲一区中文日韩| 99久久精品国产毛片| 国产精品日韩成人| 国产91丝袜在线播放0| 精品日韩欧美在线| 蜜臀久久久99精品久久久久久| 欧美午夜精品久久久| 亚洲美女偷拍久久| 91久久国产最好的精华液| 亚洲三级电影全部在线观看高清| 丰满亚洲少妇av| 欧美韩国一区二区| 豆国产96在线|亚洲| 久久久久国产一区二区三区四区| 国产一区二区0| 精品国产一区二区三区久久久蜜月| 看电影不卡的网站| 精品福利二区三区| 国产专区欧美精品| 久久亚洲精品小早川怜子| 精品一区二区三区在线观看国产 | 91日韩在线专区| 最新成人av在线| 色综合天天综合在线视频| 亚洲人一二三区| 91搞黄在线观看| 婷婷久久综合九色综合绿巨人| 精品视频在线视频| 日韩成人一级大片| 久久亚洲捆绑美女| www.成人网.com| 亚洲自拍偷拍麻豆| 欧美一区二区三区视频在线| 精品一区二区三区在线播放| 国产欧美一区二区精品仙草咪| 成人国产一区二区三区精品| 亚洲桃色在线一区| 欧美日韩精品电影| 久久99国内精品| 亚洲国产成人午夜在线一区| 色综合色综合色综合| 亚洲一区二区三区四区在线免费观看| 欧美精品一级二级三级| 久久精品久久99精品久久| 国产免费成人在线视频| 色噜噜狠狠成人网p站| 午夜精品久久久久久久久| 精品成人私密视频| 成人综合婷婷国产精品久久| 一区二区三区中文字幕电影 | 欧美电影免费观看高清完整版在 | 久久精品男人天堂av| 91丨九色porny丨蝌蚪| 婷婷中文字幕一区三区| 精品久久久久久久久久久久久久久久久 | 欧美日韩aaaaaa| 精品亚洲成a人在线观看| 中文字幕精品一区二区精品绿巨人| 91黄色免费看| 国产精品中文字幕日韩精品| 亚洲欧美日韩中文播放 | 宅男噜噜噜66一区二区66| 成人精品视频一区二区三区尤物| 玉米视频成人免费看| 色综合天天综合网国产成人综合天| www.亚洲国产| 亚洲愉拍自拍另类高清精品| 国产精品成人免费在线| 精品视频全国免费看| 欧美久久久久久久久久| www.一区二区| 亚洲午夜av在线| 欧美成人性战久久| 亚洲精品一区二区在线观看| 精品久久国产字幕高潮| 91福利在线看| 国产精品综合av一区二区国产馆| 国产精品亲子伦对白| 在线免费观看不卡av| 国产激情一区二区三区桃花岛亚洲| 亚洲四区在线观看| 久久91精品久久久久久秒播| 成人免费看片app下载| 久久久777精品电影网影网|