亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mem_interface_top_rd_data_0.txt

?? DDR SRAM控制器的verilog完整設計文檔(包含有完整的verilog源代碼)
?? TXT
?? 第 1 頁 / 共 2 頁
字號:
///////////////////////////////////////////////////////////////////////////////
// Copyright (c) 2005 Xilinx, Inc.
// This design is confidential and proprietary of Xilinx, All Rights Reserved.
///////////////////////////////////////////////////////////////////////////////
//   ____  ____
//  /   /\/   /
// /___/  \  /   Vendor             : Xilinx
// \   \   \/    Version            : $Name: mig_v1_7 $
//  \   \        Application        : MIG
//  /   /        Filename           : mem_interface_top_rd_data_0.v
// /___/   /\    Date Last Modified : $Date: 2007/02/15 12:06:16 $
// \   \  /  \   Date Created       : Mon May 2 2005
//  \___\/\___\
//
// Device      : Virtex-4
// Design Name : DDR SDRAM
// Description: The delay between the read data with respect to the command 
//              issued is calculted in terms of no. of clocks. This data is
//              then stored into the FIFOs and then read back and given as 
//              the ouput for comparison.
///////////////////////////////////////////////////////////////////////////////

`timescale 1ns / 1ps

`include "../rtl/mem_interface_top_parameters_0.v"

module mem_interface_top_rd_data_0
  (
   input                     CLK,
   input                     RESET,
   input                     ctrl_rden,
   input [`data_width-1:0]   READ_DATA_RISE,
   input [`data_width-1:0]   READ_DATA_FALL,
   output                    READ_DATA_VALID,
   output                    comp_done,
   output [`data_width-1:0]  READ_DATA_FIFO_RISE,
   output [`data_width-1:0]  READ_DATA_FIFO_FALL
   );


   reg [`ReadEnable-1:0]     rd_en_r1;
   reg [`ReadEnable-1:0]     rd_en_r2;
   reg [`ReadEnable-1:0]     rd_en_r3;
   reg [`ReadEnable-1:0]     rd_en_r4;
   reg [`ReadEnable-1:0]     rd_en_r5;
   reg [`ReadEnable-1:0]     rd_en_r6;
   reg [`ReadEnable-1:0]     rd_en_r7;
   reg                       comp_done_r;
   reg                       comp_done_r1;
   reg                       comp_done_r2;
   reg                       rst_r;
   reg [`data_strobe_width-1:0] rd_en_rise ;
   reg [`data_strobe_width-1:0] rd_en_fall ;
   reg                          fifo_rd_enable;
   reg                          fifo_rd_enable1;
   wire [`ReadEnable-1:0]       ctrl_rden1;
   wire [`ReadEnable-1:0]       first_rising_rden ;
   wire comp_done_0; 
wire comp_done_1; 
   wire [2:0] rise_clk_count0;
wire [2:0] fall_clk_count0;

wire [2:0] rise_clk_count1;
wire [2:0] fall_clk_count1;


   
  wire  read_data_valid0;
  

  wire  read_data_valid1;
  

  wire  read_data_valid2;
  

  wire  read_data_valid3;
  

  wire  read_data_valid4;
  

  wire  read_data_valid5;
  

  wire  read_data_valid6;
  

  wire  read_data_valid7;
  

   assign    ctrl_rden1 = { ctrl_rden , ctrl_rden };
   assign    READ_DATA_VALID = read_data_valid0;

   mem_interface_top_pattern_compare8 pattern_0
        ( .clk              (CLK),
          .rst              (RESET),
          .ctrl_rden        (ctrl_rden1[0]),
          .rd_data_rise     (READ_DATA_RISE[31 : 24]),
          .rd_data_fall     (READ_DATA_FALL[31 : 24]),
          .comp_done        (comp_done_0),
          .first_rising     (first_rising_rden[0]),
          .rise_clk_count   (rise_clk_count0),
          .fall_clk_count   (fall_clk_count0)
        );


mem_interface_top_pattern_compare8 pattern_1
        ( .clk              (CLK),
          .rst              (RESET),
          .ctrl_rden        (ctrl_rden1[1]),
          .rd_data_rise     (READ_DATA_RISE[63 : 56]),
          .rd_data_fall     (READ_DATA_FALL[63 : 56]),
          .comp_done        (comp_done_1),
          .first_rising     (first_rising_rden[1]),
          .rise_clk_count   (rise_clk_count1),
          .fall_clk_count   (fall_clk_count1)
        );



   always @( posedge CLK )
     rst_r <= RESET;

   always @(posedge CLK) begin
      if(rst_r)
        begin
           rd_en_r1 <= `ReadEnable'h0;
           rd_en_r2 <= `ReadEnable'h0;
           rd_en_r3 <= `ReadEnable'h0;
           rd_en_r4 <= `ReadEnable'h0;
           rd_en_r5 <= `ReadEnable'h0;
           rd_en_r6 <= `ReadEnable'h0;
           rd_en_r7 <= `ReadEnable'h0;
        end
      else
        begin
           rd_en_r1 <= ctrl_rden1;
           rd_en_r2 <= rd_en_r1;
           rd_en_r3 <= rd_en_r2;
           rd_en_r4 <= rd_en_r3;
           rd_en_r5 <= rd_en_r4;
           rd_en_r6 <= rd_en_r5;
           rd_en_r7 <= rd_en_r6;
        end
   end

   always @(posedge CLK) begin
      if(rst_r)
        begin
           comp_done_r  <= 1'b0;
           comp_done_r1 <= 1'b0;
           comp_done_r2 <= 1'b0;
        end
      else
        begin
           comp_done_r  <=  comp_done_0 && comp_done_1  ;
           comp_done_r1 <= comp_done_r;
           comp_done_r2 <= comp_done_r1;
        end
   end

   assign comp_done = (rst_r == 1'b1) ? 1'b0 :  comp_done_0 && comp_done_1  ;

   
always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[0] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[0] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[0] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[0] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[0] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[0] <= rd_en_r6[0];

    default :
        rd_en_rise[0] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[0] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[0] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[0] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[0] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[0] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[0] <= rd_en_r6[0];

    default :
        rd_en_fall[0] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[1] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[1] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[1] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[1] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[1] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[1] <= rd_en_r6[0];

    default :
        rd_en_rise[1] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[1] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[1] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[1] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[1] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[1] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[1] <= rd_en_r6[0];

    default :
        rd_en_fall[1] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[2] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[2] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[2] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[2] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[2] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[2] <= rd_en_r6[0];

    default :
        rd_en_rise[2] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[2] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[2] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[2] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[2] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[2] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[2] <= rd_en_r6[0];

    default :
        rd_en_fall[2] <= 1'b0;
  endcase
 end
end


always @(posedge CLK)
begin
 if(rst_r)
    rd_en_rise[3] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (rise_clk_count0)
    3'b011 :
        rd_en_rise[3] <= rd_en_r2[0];

    3'b100 :
        rd_en_rise[3] <= rd_en_r3[0];

    3'b101:
        rd_en_rise[3] <= rd_en_r4[0];

    3'b110:
        rd_en_rise[3] <= rd_en_r5[0];

    3'b111:
        rd_en_rise[3] <= rd_en_r6[0];

    default :
        rd_en_rise[3] <= 1'b0;
  endcase
 end
end

always @(posedge CLK)
begin
 if(rst_r)
    rd_en_fall[3] <= 1'b0;
 else if(comp_done_r2)
 begin
  case (fall_clk_count0)
    3'b011 :
        rd_en_fall[3] <= rd_en_r2[0];

    3'b100 :
        rd_en_fall[3] <= rd_en_r3[0];

    3'b101:
        rd_en_fall[3] <= rd_en_r4[0];

    3'b110:
        rd_en_fall[3] <= rd_en_r5[0];

    3'b111:
        rd_en_fall[3] <= rd_en_r6[0];

    default :
        rd_en_fall[3] <= 1'b0;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品少妇一区二区| 精品国产电影一区二区| 亚洲美女电影在线| 91在线观看成人| 国产精品成人在线观看| 99久久精品免费看国产免费软件| 日本一区二区三区dvd视频在线| 大白屁股一区二区视频| 亚洲国产精品黑人久久久| 国产91精品一区二区麻豆网站| 亚洲国产高清在线观看视频| 国产精品亚洲综合一区在线观看| 国产欧美日韩视频在线观看| 99国产欧美另类久久久精品| 亚洲制服丝袜在线| 欧美精品丝袜久久久中文字幕| 美腿丝袜亚洲色图| 久久精品欧美日韩| 91久久精品一区二区三区| 亚洲国产精品久久人人爱蜜臀| 制服视频三区第一页精品| 精品一区二区三区免费| 国产精品久久精品日日| 欧美另类高清zo欧美| 久久97超碰国产精品超碰| 国产日韩v精品一区二区| 色婷婷av一区二区三区之一色屋| 午夜视频一区二区| 久久久777精品电影网影网 | 精品少妇一区二区三区日产乱码 | 蜜桃av一区二区三区| 久久久久国产精品免费免费搜索| 成人禁用看黄a在线| 视频一区中文字幕国产| 久久精品视频免费| 欧美日韩国产大片| 成人免费毛片高清视频| 日韩成人免费电影| 最新国产成人在线观看| 精品国产三级电影在线观看| 97久久久精品综合88久久| 久久se精品一区精品二区| 亚洲精品乱码久久久久久| 久久久久久久久97黄色工厂| 欧美日韩高清影院| 不卡视频在线看| 久久99久久99精品免视看婷婷| 亚洲人成网站在线| 久久免费电影网| 欧美精品日韩一本| 色综合天天综合狠狠| 国产精品一二一区| 欧美aaa在线| 亚洲成人激情综合网| 国产精品免费av| 久久午夜羞羞影院免费观看| 欧美日韩的一区二区| 99精品视频中文字幕| 国产剧情一区二区| 极品尤物av久久免费看| 免费成人av资源网| 午夜av电影一区| 亚洲一二三区视频在线观看| 亚洲三级在线看| 国产日本亚洲高清| 国产色一区二区| 久久综合狠狠综合久久激情| 日韩欧美激情在线| 欧美一区二区视频观看视频| 91九色02白丝porn| 一本色道久久综合狠狠躁的推荐 | 精品视频1区2区| 在线观看亚洲精品| 色屁屁一区二区| 色av成人天堂桃色av| 97se狠狠狠综合亚洲狠狠| 不卡一区二区在线| 一本色道亚洲精品aⅴ| 日本久久电影网| 欧美亚洲另类激情小说| 欧美性受xxxx| 欧美日韩激情一区二区| 欧美精品777| 91精品国产综合久久小美女| 欧美福利一区二区| 日韩亚洲欧美成人一区| 91精品国产综合久久久久久| 日韩欧美精品三级| 国产日韩欧美在线一区| 国产精品丝袜黑色高跟| 亚洲欧洲日韩av| 成人免费一区二区三区在线观看| 国产精品日产欧美久久久久| 国产精品超碰97尤物18| 亚洲综合一区在线| 五月婷婷综合网| 黑人精品欧美一区二区蜜桃 | 亚洲午夜精品一区二区三区他趣| 亚洲综合视频网| 美国一区二区三区在线播放| 韩国精品在线观看| a级高清视频欧美日韩| av影院午夜一区| 欧美日韩一二三区| 精品国产一区二区三区久久影院 | 99精品国产热久久91蜜凸| 91精品1区2区| 欧美日韩视频在线一区二区 | 2019国产精品| 综合激情成人伊人| 日日欢夜夜爽一区| 国产精品综合av一区二区国产馆| 岛国一区二区在线观看| 欧美亚洲自拍偷拍| 久久嫩草精品久久久久| 樱花草国产18久久久久| 麻豆视频一区二区| 99久久精品99国产精品| 3d动漫精品啪啪| 国产精品免费aⅴ片在线观看| 亚洲一二三四区| 国产一区二区在线视频| 99精品视频一区| 日韩午夜小视频| 亚洲欧美激情一区二区| 久久电影网电视剧免费观看| 色综合天天综合网天天看片| 日韩精品一区二区三区视频播放| 中文字幕一区av| 日本成人在线看| 91视频免费看| 久久综合999| 午夜精品久久久久久久99水蜜桃| 国产精品自产自拍| 3d成人h动漫网站入口| 中文字幕一区二区三区不卡| 激情六月婷婷久久| 欧美日韩免费观看一区三区| 国产日韩av一区| 国产在线精品一区在线观看麻豆| 欧美三级资源在线| 国产精品不卡视频| 国产乱国产乱300精品| 91精品国产aⅴ一区二区| 亚洲精品乱码久久久久久黑人 | 91麻豆精品国产自产在线观看一区 | 欧美一区二区三级| 亚洲精品高清在线观看| 国产精品一区二区黑丝 | 欧美不卡在线视频| 亚洲福利电影网| 色综合av在线| 欧美激情综合五月色丁香| 久久99日本精品| 欧美一级日韩不卡播放免费| 亚洲欧美日韩国产另类专区| 成人做爰69片免费看网站| 久久久美女毛片| 极品少妇xxxx偷拍精品少妇| 欧美一区二区精品| 日韩精品乱码av一区二区| 欧美三级在线视频| 亚洲综合一区二区三区| 91在线观看成人| 亚洲乱码国产乱码精品精98午夜 | 欧美aa在线视频| 日韩视频一区在线观看| 日韩av在线发布| 欧美一级视频精品观看| 亚洲国产视频在线| 欧美性受xxxx黑人xyx| 亚洲综合丝袜美腿| 色乱码一区二区三区88| 一区二区在线观看视频在线观看| 99re8在线精品视频免费播放| 亚洲欧洲国产日韩| 色偷偷成人一区二区三区91| 亚洲狠狠丁香婷婷综合久久久| av不卡在线播放| 亚洲人成影院在线观看| 欧美性猛交xxxxxxxx| 亚洲国产一二三| 欧美一区二区日韩一区二区| 韩国av一区二区三区在线观看| 久久久美女毛片| av不卡一区二区三区| 亚洲一级片在线观看| 日韩欧美一级二级三级| 国产91精品免费| 亚洲欧美一区二区三区孕妇| 欧美视频一区二| 日本视频在线一区| 日韩欧美国产综合| 国产伦精品一区二区三区免费 | 最新中文字幕一区二区三区| 色八戒一区二区三区| 青青国产91久久久久久 | 国产精品盗摄一区二区三区| 色噜噜狠狠色综合欧洲selulu| 日韩综合在线视频|